drv_gpio.c 19 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720721722723724725726727728
  1. /*
  2. * Copyright (c) 2006-2021, RT-Thread Development Team
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. *
  6. * Change Logs:
  7. * Date Author Notes
  8. * 2022-05-16 shelton first version
  9. * 2023-01-31 shelton add support f421/f425
  10. * 2023-04-08 shelton add support f423
  11. * 2023-10-18 shelton add support f402/f405
  12. */
  13. #include "drv_common.h"
  14. #include "drv_gpio.h"
  15. #ifdef RT_USING_PIN
  16. #define PIN_NUM(port, no) (((((port) & 0xFu) << 4) | ((no) & 0xFu)))
  17. #define PIN_PORT(pin) ((uint8_t)(((pin) >> 4) & 0xFu))
  18. #define PIN_NO(pin) ((uint8_t)((pin) & 0xFu))
  19. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  20. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  21. defined (SOC_SERIES_AT32F423) || defined (SOC_SERIES_AT32F402) || \
  22. defined (SOC_SERIES_AT32F405)
  23. #define PIN_ATPORTSOURCE(pin) (scfg_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  24. #define PIN_ATPINSOURCE(pin) (scfg_pins_source_type)((uint8_t)((pin) & 0xFu))
  25. #else
  26. #define PIN_ATPORTSOURCE(pin) (gpio_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  27. #define PIN_ATPINSOURCE(pin) (gpio_pins_source_type)((uint8_t)((pin) & 0xFu))
  28. #endif
  29. #define PIN_ATPORT(pin) ((gpio_type *)(GPIOA_BASE + (0x400u * PIN_PORT(pin))))
  30. #define PIN_ATPIN(pin) ((uint16_t)(1u << PIN_NO(pin)))
  31. #if defined(GPIOZ)
  32. #define __AT32_PORT_MAX 12u
  33. #elif defined(GPIOK)
  34. #define __AT32_PORT_MAX 11u
  35. #elif defined(GPIOJ)
  36. #define __AT32_PORT_MAX 10u
  37. #elif defined(GPIOI)
  38. #define __AT32_PORT_MAX 9u
  39. #elif defined(GPIOH)
  40. #define __AT32_PORT_MAX 8u
  41. #elif defined(GPIOG)
  42. #define __AT32_PORT_MAX 7u
  43. #elif defined(GPIOF)
  44. #define __AT32_PORT_MAX 6u
  45. #elif defined(GPIOE)
  46. #define __AT32_PORT_MAX 5u
  47. #elif defined(GPIOD)
  48. #define __AT32_PORT_MAX 4u
  49. #elif defined(GPIOC)
  50. #define __AT32_PORT_MAX 3u
  51. #elif defined(GPIOB)
  52. #define __AT32_PORT_MAX 2u
  53. #elif defined(GPIOA)
  54. #define __AT32_PORT_MAX 1u
  55. #else
  56. #define __AT32_PORT_MAX 0u
  57. #error Unsupported AT32 GPIO peripheral.
  58. #endif
  59. #define PIN_ATPORT_MAX __AT32_PORT_MAX
  60. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  61. static const struct pin_irq_map pin_irq_map[] =
  62. {
  63. {GPIO_PINS_0, EXINT_LINE_0, EXINT1_0_IRQn},
  64. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_0_IRQn},
  65. {GPIO_PINS_2, EXINT_LINE_2, EXINT3_2_IRQn},
  66. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_2_IRQn},
  67. {GPIO_PINS_4, EXINT_LINE_4, EXINT15_4_IRQn},
  68. {GPIO_PINS_5, EXINT_LINE_5, EXINT15_4_IRQn},
  69. {GPIO_PINS_6, EXINT_LINE_6, EXINT15_4_IRQn},
  70. {GPIO_PINS_7, EXINT_LINE_7, EXINT15_4_IRQn},
  71. {GPIO_PINS_8, EXINT_LINE_8, EXINT15_4_IRQn},
  72. {GPIO_PINS_9, EXINT_LINE_9, EXINT15_4_IRQn},
  73. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_4_IRQn},
  74. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_4_IRQn},
  75. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_4_IRQn},
  76. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_4_IRQn},
  77. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_4_IRQn},
  78. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_4_IRQn},
  79. };
  80. #else
  81. static const struct pin_irq_map pin_irq_map[] =
  82. {
  83. {GPIO_PINS_0, EXINT_LINE_0, EXINT0_IRQn},
  84. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_IRQn},
  85. {GPIO_PINS_2, EXINT_LINE_2, EXINT2_IRQn},
  86. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_IRQn},
  87. {GPIO_PINS_4, EXINT_LINE_4, EXINT4_IRQn},
  88. {GPIO_PINS_5, EXINT_LINE_5, EXINT9_5_IRQn},
  89. {GPIO_PINS_6, EXINT_LINE_6, EXINT9_5_IRQn},
  90. {GPIO_PINS_7, EXINT_LINE_7, EXINT9_5_IRQn},
  91. {GPIO_PINS_8, EXINT_LINE_8, EXINT9_5_IRQn},
  92. {GPIO_PINS_9, EXINT_LINE_9, EXINT9_5_IRQn},
  93. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_10_IRQn},
  94. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_10_IRQn},
  95. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_10_IRQn},
  96. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_10_IRQn},
  97. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_10_IRQn},
  98. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_10_IRQn},
  99. };
  100. #endif
  101. static struct rt_pin_irq_hdr pin_irq_handler_tab[] =
  102. {
  103. {-1, 0, RT_NULL, RT_NULL},
  104. {-1, 0, RT_NULL, RT_NULL},
  105. {-1, 0, RT_NULL, RT_NULL},
  106. {-1, 0, RT_NULL, RT_NULL},
  107. {-1, 0, RT_NULL, RT_NULL},
  108. {-1, 0, RT_NULL, RT_NULL},
  109. {-1, 0, RT_NULL, RT_NULL},
  110. {-1, 0, RT_NULL, RT_NULL},
  111. {-1, 0, RT_NULL, RT_NULL},
  112. {-1, 0, RT_NULL, RT_NULL},
  113. {-1, 0, RT_NULL, RT_NULL},
  114. {-1, 0, RT_NULL, RT_NULL},
  115. {-1, 0, RT_NULL, RT_NULL},
  116. {-1, 0, RT_NULL, RT_NULL},
  117. {-1, 0, RT_NULL, RT_NULL},
  118. {-1, 0, RT_NULL, RT_NULL},
  119. };
  120. static uint32_t pin_irq_enable_mask = 0;
  121. #define ITEM_NUM(items) sizeof(items) / sizeof(items[0])
  122. static rt_base_t at32_pin_get(const char *name)
  123. {
  124. rt_base_t pin = 0;
  125. int hw_port_num, hw_pin_num = 0;
  126. int i, name_len;
  127. name_len = rt_strlen(name);
  128. if ((name_len < 4) || (name_len >= 6))
  129. {
  130. return -RT_EINVAL;
  131. }
  132. if ((name[0] != 'P') || (name[2] != '.'))
  133. {
  134. return -RT_EINVAL;
  135. }
  136. if ((name[1] >= 'A') && (name[1] <= 'Z'))
  137. {
  138. hw_port_num = (int)(name[1] - 'A');
  139. }
  140. else
  141. {
  142. return -RT_EINVAL;
  143. }
  144. for (i = 3; i < name_len; i++)
  145. {
  146. hw_pin_num *= 10;
  147. hw_pin_num += name[i] - '0';
  148. }
  149. pin = PIN_NUM(hw_port_num, hw_pin_num);
  150. return pin;
  151. }
  152. static void at32_pin_write(rt_device_t dev, rt_base_t pin, rt_uint8_t value)
  153. {
  154. gpio_type *gpio_port;
  155. uint16_t gpio_pin;
  156. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  157. {
  158. gpio_port = PIN_ATPORT(pin);
  159. gpio_pin = PIN_ATPIN(pin);
  160. }
  161. else
  162. {
  163. return;
  164. }
  165. gpio_bits_write(gpio_port, gpio_pin, (confirm_state)value);
  166. }
  167. static rt_ssize_t at32_pin_read(rt_device_t dev, rt_base_t pin)
  168. {
  169. gpio_type *gpio_port;
  170. uint16_t gpio_pin;
  171. int value;
  172. value = PIN_LOW;
  173. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  174. {
  175. gpio_port = PIN_ATPORT(pin);
  176. gpio_pin = PIN_ATPIN(pin);
  177. value = gpio_input_data_bit_read(gpio_port, gpio_pin);
  178. }
  179. return value;
  180. }
  181. static void at32_pin_mode(rt_device_t dev, rt_base_t pin, rt_uint8_t mode)
  182. {
  183. gpio_init_type gpio_init_struct;
  184. gpio_type *gpio_port;
  185. uint16_t gpio_pin;
  186. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  187. {
  188. gpio_port = PIN_ATPORT(pin);
  189. gpio_pin = PIN_ATPIN(pin);
  190. }
  191. else
  192. {
  193. return;
  194. }
  195. /* configure gpio_init_struct */
  196. gpio_default_para_init(&gpio_init_struct);
  197. gpio_init_struct.gpio_pins = gpio_pin;
  198. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  199. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  200. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  201. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  202. if (mode == PIN_MODE_OUTPUT)
  203. {
  204. /* output setting */
  205. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  206. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  207. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  208. }
  209. else if (mode == PIN_MODE_INPUT)
  210. {
  211. /* input setting: not pull. */
  212. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  213. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  214. }
  215. else if (mode == PIN_MODE_INPUT_PULLUP)
  216. {
  217. /* input setting: pull up. */
  218. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  219. gpio_init_struct.gpio_pull = GPIO_PULL_UP;
  220. }
  221. else if (mode == PIN_MODE_INPUT_PULLDOWN)
  222. {
  223. /* input setting: pull down. */
  224. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  225. gpio_init_struct.gpio_pull = GPIO_PULL_DOWN;
  226. }
  227. else if (mode == PIN_MODE_OUTPUT_OD)
  228. {
  229. /* output setting: od. */
  230. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  231. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_OPEN_DRAIN;
  232. }
  233. gpio_init(gpio_port, &gpio_init_struct);
  234. }
  235. rt_inline rt_int32_t bit2bitno(rt_uint32_t bit)
  236. {
  237. rt_int32_t i;
  238. for (i = 0; i < 32; i++)
  239. {
  240. if (((rt_uint32_t)0x01 << i) == bit)
  241. {
  242. return i;
  243. }
  244. }
  245. return -1;
  246. }
  247. rt_inline const struct pin_irq_map *get_pin_irq_map(uint32_t pinbit)
  248. {
  249. rt_int32_t mapindex = bit2bitno(pinbit);
  250. if (mapindex < 0 || mapindex >= ITEM_NUM(pin_irq_map))
  251. {
  252. return RT_NULL;
  253. }
  254. return &pin_irq_map[mapindex];
  255. };
  256. static rt_err_t at32_pin_attach_irq(struct rt_device *device, rt_base_t pin,
  257. rt_uint8_t mode, void (*hdr)(void *args), void *args)
  258. {
  259. uint16_t gpio_pin;
  260. rt_base_t level;
  261. rt_int32_t irqindex = -1;
  262. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  263. {
  264. gpio_pin = PIN_ATPIN(pin);
  265. }
  266. else
  267. {
  268. return -RT_EINVAL;
  269. }
  270. irqindex = bit2bitno(gpio_pin);
  271. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  272. {
  273. return -RT_EINVAL;
  274. }
  275. level = rt_hw_interrupt_disable();
  276. if (pin_irq_handler_tab[irqindex].pin == pin &&
  277. pin_irq_handler_tab[irqindex].hdr == hdr &&
  278. pin_irq_handler_tab[irqindex].mode == mode &&
  279. pin_irq_handler_tab[irqindex].args == args)
  280. {
  281. rt_hw_interrupt_enable(level);
  282. return RT_EOK;
  283. }
  284. if (pin_irq_handler_tab[irqindex].pin != -1)
  285. {
  286. rt_hw_interrupt_enable(level);
  287. return -RT_EBUSY;
  288. }
  289. pin_irq_handler_tab[irqindex].pin = pin;
  290. pin_irq_handler_tab[irqindex].hdr = hdr;
  291. pin_irq_handler_tab[irqindex].mode = mode;
  292. pin_irq_handler_tab[irqindex].args = args;
  293. rt_hw_interrupt_enable(level);
  294. return RT_EOK;
  295. }
  296. static rt_err_t at32_pin_dettach_irq(struct rt_device *device, rt_base_t pin)
  297. {
  298. uint16_t gpio_pin;
  299. rt_base_t level;
  300. rt_int32_t irqindex = -1;
  301. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  302. {
  303. gpio_pin = PIN_ATPIN(pin);
  304. }
  305. else
  306. {
  307. return -RT_EINVAL;
  308. }
  309. irqindex = bit2bitno(gpio_pin);
  310. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  311. {
  312. return -RT_EINVAL;
  313. }
  314. level = rt_hw_interrupt_disable();
  315. if (pin_irq_handler_tab[irqindex].pin == -1)
  316. {
  317. rt_hw_interrupt_enable(level);
  318. return RT_EOK;
  319. }
  320. pin_irq_handler_tab[irqindex].pin = -1;
  321. pin_irq_handler_tab[irqindex].hdr = RT_NULL;
  322. pin_irq_handler_tab[irqindex].mode = 0;
  323. pin_irq_handler_tab[irqindex].args = RT_NULL;
  324. rt_hw_interrupt_enable(level);
  325. return RT_EOK;
  326. }
  327. static rt_err_t at32_pin_irq_enable(struct rt_device *device, rt_base_t pin,
  328. rt_uint8_t enabled)
  329. {
  330. gpio_init_type gpio_init_struct;
  331. exint_init_type exint_init_struct;
  332. gpio_type *gpio_port;
  333. IRQn_Type irqn;
  334. uint16_t gpio_pin;
  335. const struct pin_irq_map *irqmap;
  336. rt_base_t level;
  337. rt_int32_t irqindex = -1;
  338. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  339. {
  340. gpio_port = PIN_ATPORT(pin);
  341. gpio_pin = PIN_ATPIN(pin);
  342. }
  343. else
  344. {
  345. return -RT_EINVAL;
  346. }
  347. if (enabled == PIN_IRQ_ENABLE)
  348. {
  349. irqindex = bit2bitno(gpio_pin);
  350. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  351. {
  352. return -RT_EINVAL;
  353. }
  354. level = rt_hw_interrupt_disable();
  355. if (pin_irq_handler_tab[irqindex].pin == -1)
  356. {
  357. rt_hw_interrupt_enable(level);
  358. return -RT_EINVAL;
  359. }
  360. irqmap = &pin_irq_map[irqindex];
  361. /* configure gpio_init_struct */
  362. gpio_default_para_init(&gpio_init_struct);
  363. exint_default_para_init(&exint_init_struct);
  364. gpio_init_struct.gpio_pins = irqmap->pinbit;
  365. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  366. exint_init_struct.line_select = irqmap->pinbit;
  367. exint_init_struct.line_mode = EXINT_LINE_INTERRUPUT;
  368. exint_init_struct.line_enable = TRUE;
  369. switch (pin_irq_handler_tab[irqindex].mode)
  370. {
  371. case PIN_IRQ_MODE_RISING:
  372. exint_init_struct.line_polarity = EXINT_TRIGGER_RISING_EDGE;
  373. break;
  374. case PIN_IRQ_MODE_FALLING:
  375. exint_init_struct.line_polarity = EXINT_TRIGGER_FALLING_EDGE;
  376. break;
  377. case PIN_IRQ_MODE_RISING_FALLING:
  378. exint_init_struct.line_polarity = EXINT_TRIGGER_BOTH_EDGE;
  379. break;
  380. }
  381. gpio_init(gpio_port, &gpio_init_struct);
  382. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  383. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  384. defined (SOC_SERIES_AT32F423) || defined (SOC_SERIES_AT32F402) || \
  385. defined (SOC_SERIES_AT32F405)
  386. scfg_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  387. #else
  388. gpio_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  389. #endif
  390. exint_init(&exint_init_struct);
  391. nvic_irq_enable(irqmap->irqno, 5, 0);
  392. pin_irq_enable_mask |= irqmap->pinbit;
  393. rt_hw_interrupt_enable(level);
  394. }
  395. else if (enabled == PIN_IRQ_DISABLE)
  396. {
  397. irqmap = get_pin_irq_map(gpio_pin);
  398. if (irqmap == RT_NULL)
  399. {
  400. return -RT_EINVAL;
  401. }
  402. level = rt_hw_interrupt_disable();
  403. pin_irq_enable_mask &= ~irqmap->pinbit;
  404. if ((irqmap->pinbit >= GPIO_PINS_5) && (irqmap->pinbit <= GPIO_PINS_9))
  405. {
  406. if (!(pin_irq_enable_mask & (GPIO_PINS_5 | GPIO_PINS_6 | GPIO_PINS_7 | GPIO_PINS_8 | GPIO_PINS_9)))
  407. {
  408. irqn = irqmap->irqno;
  409. }
  410. }
  411. else if ((irqmap->pinbit >= GPIO_PINS_10) && (irqmap->pinbit <= GPIO_PINS_15))
  412. {
  413. if (!(pin_irq_enable_mask & (GPIO_PINS_10 | GPIO_PINS_11 | GPIO_PINS_12 | GPIO_PINS_13 | GPIO_PINS_14 | GPIO_PINS_15)))
  414. {
  415. irqn = irqmap->irqno;
  416. }
  417. }
  418. else
  419. {
  420. irqn = irqmap->irqno;
  421. }
  422. nvic_irq_disable(irqn);
  423. rt_hw_interrupt_enable(level);
  424. }
  425. else
  426. {
  427. return -RT_EINVAL;
  428. }
  429. return RT_EOK;
  430. }
  431. const static struct rt_pin_ops _at32_pin_ops =
  432. {
  433. at32_pin_mode,
  434. at32_pin_write,
  435. at32_pin_read,
  436. at32_pin_attach_irq,
  437. at32_pin_dettach_irq,
  438. at32_pin_irq_enable,
  439. at32_pin_get,
  440. };
  441. rt_inline void pin_irq_handler(int irqno)
  442. {
  443. exint_flag_clear(pin_irq_map[irqno].lineno);
  444. if (pin_irq_handler_tab[irqno].hdr)
  445. {
  446. pin_irq_handler_tab[irqno].hdr(pin_irq_handler_tab[irqno].args);
  447. }
  448. }
  449. void gpio_exint_handler(uint16_t GPIO_Pin)
  450. {
  451. pin_irq_handler(bit2bitno(GPIO_Pin));
  452. }
  453. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  454. void EXINT1_0_IRQHandler(void)
  455. {
  456. rt_interrupt_enter();
  457. if (RESET != exint_flag_get(EXINT_LINE_0))
  458. {
  459. gpio_exint_handler(GPIO_PINS_0);
  460. }
  461. if (RESET != exint_flag_get(EXINT_LINE_1))
  462. {
  463. gpio_exint_handler(GPIO_PINS_1);
  464. }
  465. rt_interrupt_leave();
  466. }
  467. void EXINT3_2_IRQHandler(void)
  468. {
  469. rt_interrupt_enter();
  470. if (RESET != exint_flag_get(EXINT_LINE_2))
  471. {
  472. gpio_exint_handler(GPIO_PINS_2);
  473. }
  474. if (RESET != exint_flag_get(EXINT_LINE_3))
  475. {
  476. gpio_exint_handler(GPIO_PINS_3);
  477. }
  478. rt_interrupt_leave();
  479. }
  480. void EXINT15_4_IRQHandler(void)
  481. {
  482. rt_interrupt_enter();
  483. if (RESET != exint_flag_get(EXINT_LINE_4))
  484. {
  485. gpio_exint_handler(GPIO_PINS_4);
  486. }
  487. if (RESET != exint_flag_get(EXINT_LINE_5))
  488. {
  489. gpio_exint_handler(GPIO_PINS_5);
  490. }
  491. if (RESET != exint_flag_get(EXINT_LINE_6))
  492. {
  493. gpio_exint_handler(GPIO_PINS_6);
  494. }
  495. if (RESET != exint_flag_get(EXINT_LINE_7))
  496. {
  497. gpio_exint_handler(GPIO_PINS_7);
  498. }
  499. if (RESET != exint_flag_get(EXINT_LINE_8))
  500. {
  501. gpio_exint_handler(GPIO_PINS_8);
  502. }
  503. if (RESET != exint_flag_get(EXINT_LINE_9))
  504. {
  505. gpio_exint_handler(GPIO_PINS_9);
  506. }
  507. if (RESET != exint_flag_get(EXINT_LINE_10))
  508. {
  509. gpio_exint_handler(GPIO_PINS_10);
  510. }
  511. if (RESET != exint_flag_get(EXINT_LINE_11))
  512. {
  513. gpio_exint_handler(GPIO_PINS_11);
  514. }
  515. if (RESET != exint_flag_get(EXINT_LINE_12))
  516. {
  517. gpio_exint_handler(GPIO_PINS_12);
  518. }
  519. if (RESET != exint_flag_get(EXINT_LINE_13))
  520. {
  521. gpio_exint_handler(GPIO_PINS_13);
  522. }
  523. if (RESET != exint_flag_get(EXINT_LINE_14))
  524. {
  525. gpio_exint_handler(GPIO_PINS_14);
  526. }
  527. if (RESET != exint_flag_get(EXINT_LINE_15))
  528. {
  529. gpio_exint_handler(GPIO_PINS_15);
  530. }
  531. rt_interrupt_leave();
  532. }
  533. #else
  534. void EXINT0_IRQHandler(void)
  535. {
  536. rt_interrupt_enter();
  537. gpio_exint_handler(GPIO_PINS_0);
  538. rt_interrupt_leave();
  539. }
  540. void EXINT1_IRQHandler(void)
  541. {
  542. rt_interrupt_enter();
  543. gpio_exint_handler(GPIO_PINS_1);
  544. rt_interrupt_leave();
  545. }
  546. void EXINT2_IRQHandler(void)
  547. {
  548. rt_interrupt_enter();
  549. gpio_exint_handler(GPIO_PINS_2);
  550. rt_interrupt_leave();
  551. }
  552. void EXINT3_IRQHandler(void)
  553. {
  554. rt_interrupt_enter();
  555. gpio_exint_handler(GPIO_PINS_3);
  556. rt_interrupt_leave();
  557. }
  558. void EXINT4_IRQHandler(void)
  559. {
  560. rt_interrupt_enter();
  561. gpio_exint_handler(GPIO_PINS_4);
  562. rt_interrupt_leave();
  563. }
  564. void EXINT9_5_IRQHandler(void)
  565. {
  566. rt_interrupt_enter();
  567. if (RESET != exint_flag_get(EXINT_LINE_5))
  568. {
  569. gpio_exint_handler(GPIO_PINS_5);
  570. }
  571. if (RESET != exint_flag_get(EXINT_LINE_6))
  572. {
  573. gpio_exint_handler(GPIO_PINS_6);
  574. }
  575. if (RESET != exint_flag_get(EXINT_LINE_7))
  576. {
  577. gpio_exint_handler(GPIO_PINS_7);
  578. }
  579. if (RESET != exint_flag_get(EXINT_LINE_8))
  580. {
  581. gpio_exint_handler(GPIO_PINS_8);
  582. }
  583. if (RESET != exint_flag_get(EXINT_LINE_9))
  584. {
  585. gpio_exint_handler(GPIO_PINS_9);
  586. }
  587. rt_interrupt_leave();
  588. }
  589. void EXINT15_10_IRQHandler(void)
  590. {
  591. rt_interrupt_enter();
  592. if (RESET != exint_flag_get(EXINT_LINE_10))
  593. {
  594. gpio_exint_handler(GPIO_PINS_10);
  595. }
  596. if (RESET != exint_flag_get(EXINT_LINE_11))
  597. {
  598. gpio_exint_handler(GPIO_PINS_11);
  599. }
  600. if (RESET != exint_flag_get(EXINT_LINE_12))
  601. {
  602. gpio_exint_handler(GPIO_PINS_12);
  603. }
  604. if (RESET != exint_flag_get(EXINT_LINE_13))
  605. {
  606. gpio_exint_handler(GPIO_PINS_13);
  607. }
  608. if (RESET != exint_flag_get(EXINT_LINE_14))
  609. {
  610. gpio_exint_handler(GPIO_PINS_14);
  611. }
  612. if (RESET != exint_flag_get(EXINT_LINE_15))
  613. {
  614. gpio_exint_handler(GPIO_PINS_15);
  615. }
  616. rt_interrupt_leave();
  617. }
  618. #endif
  619. int rt_hw_pin_init(void)
  620. {
  621. #ifdef GPIOA
  622. crm_periph_clock_enable(CRM_GPIOA_PERIPH_CLOCK, TRUE);
  623. #endif
  624. #ifdef GPIOB
  625. crm_periph_clock_enable(CRM_GPIOB_PERIPH_CLOCK, TRUE);
  626. #endif
  627. #ifdef GPIOC
  628. crm_periph_clock_enable(CRM_GPIOC_PERIPH_CLOCK, TRUE);
  629. #endif
  630. #ifdef GPIOD
  631. crm_periph_clock_enable(CRM_GPIOD_PERIPH_CLOCK, TRUE);
  632. #endif
  633. #ifdef GPIOE
  634. crm_periph_clock_enable(CRM_GPIOE_PERIPH_CLOCK, TRUE);
  635. #endif
  636. #ifdef GPIOF
  637. crm_periph_clock_enable(CRM_GPIOF_PERIPH_CLOCK, TRUE);
  638. #endif
  639. #ifdef GPIOG
  640. crm_periph_clock_enable(CRM_GPIOG_PERIPH_CLOCK, TRUE);
  641. #endif
  642. #ifdef GPIOH
  643. crm_periph_clock_enable(CRM_GPIOH_PERIPH_CLOCK, TRUE);
  644. #endif
  645. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  646. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425) || \
  647. defined (SOC_SERIES_AT32F423) || defined (SOC_SERIES_AT32F402) || \
  648. defined (SOC_SERIES_AT32F405)
  649. crm_periph_clock_enable(CRM_SCFG_PERIPH_CLOCK, TRUE);
  650. #else
  651. crm_periph_clock_enable(CRM_IOMUX_PERIPH_CLOCK, TRUE);
  652. #endif
  653. return rt_device_pin_register("pin", &_at32_pin_ops, RT_NULL);
  654. }
  655. INIT_BOARD_EXPORT(rt_hw_pin_init);
  656. #endif /* RT_USING_PIN */