apm32e10x.h 173 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273747576777879808182838485868788899091929394959697989910010110210310410510610710810911011111211311411511611711811912012112212312412512612712812913013113213313413513613713813914014114214314414514614714814915015115215315415515615715815916016116216316416516616716816917017117217317417517617717817918018118218318418518618718818919019119219319419519619719819920020120220320420520620720820921021121221321421521621721821922022122222322422522622722822923023123223323423523623723823924024124224324424524624724824925025125225325425525625725825926026126226326426526626726826927027127227327427527627727827928028128228328428528628728828929029129229329429529629729829930030130230330430530630730830931031131231331431531631731831932032132232332432532632732832933033133233333433533633733833934034134234334434534634734834935035135235335435535635735835936036136236336436536636736836937037137237337437537637737837938038138238338438538638738838939039139239339439539639739839940040140240340440540640740840941041141241341441541641741841942042142242342442542642742842943043143243343443543643743843944044144244344444544644744844945045145245345445545645745845946046146246346446546646746846947047147247347447547647747847948048148248348448548648748848949049149249349449549649749849950050150250350450550650750850951051151251351451551651751851952052152252352452552652752852953053153253353453553653753853954054154254354454554654754854955055155255355455555655755855956056156256356456556656756856957057157257357457557657757857958058158258358458558658758858959059159259359459559659759859960060160260360460560660760860961061161261361461561661761861962062162262362462562662762862963063163263363463563663763863964064164264364464564664764864965065165265365465565665765865966066166266366466566666766866967067167267367467567667767867968068168268368468568668768868969069169269369469569669769869970070170270370470570670770870971071171271371471571671771871972072172272372472572672772872973073173273373473573673773873974074174274374474574674774874975075175275375475575675775875976076176276376476576676776876977077177277377477577677777877978078178278378478578678778878979079179279379479579679779879980080180280380480580680780880981081181281381481581681781881982082182282382482582682782882983083183283383483583683783883984084184284384484584684784884985085185285385485585685785885986086186286386486586686786886987087187287387487587687787887988088188288388488588688788888989089189289389489589689789889990090190290390490590690790890991091191291391491591691791891992092192292392492592692792892993093193293393493593693793893994094194294394494594694794894995095195295395495595695795895996096196296396496596696796896997097197297397497597697797897998098198298398498598698798898999099199299399499599699799899910001001100210031004100510061007100810091010101110121013101410151016101710181019102010211022102310241025102610271028102910301031103210331034103510361037103810391040104110421043104410451046104710481049105010511052105310541055105610571058105910601061106210631064106510661067106810691070107110721073107410751076107710781079108010811082108310841085108610871088108910901091109210931094109510961097109810991100110111021103110411051106110711081109111011111112111311141115111611171118111911201121112211231124112511261127112811291130113111321133113411351136113711381139114011411142114311441145114611471148114911501151115211531154115511561157115811591160116111621163116411651166116711681169117011711172117311741175117611771178117911801181118211831184118511861187118811891190119111921193119411951196119711981199120012011202120312041205120612071208120912101211121212131214121512161217121812191220122112221223122412251226122712281229123012311232123312341235123612371238123912401241124212431244124512461247124812491250125112521253125412551256125712581259126012611262126312641265126612671268126912701271127212731274127512761277127812791280128112821283128412851286128712881289129012911292129312941295129612971298129913001301130213031304130513061307130813091310131113121313131413151316131713181319132013211322132313241325132613271328132913301331133213331334133513361337133813391340134113421343134413451346134713481349135013511352135313541355135613571358135913601361136213631364136513661367136813691370137113721373137413751376137713781379138013811382138313841385138613871388138913901391139213931394139513961397139813991400140114021403140414051406140714081409141014111412141314141415141614171418141914201421142214231424142514261427142814291430143114321433143414351436143714381439144014411442144314441445144614471448144914501451145214531454145514561457145814591460146114621463146414651466146714681469147014711472147314741475147614771478147914801481148214831484148514861487148814891490149114921493149414951496149714981499150015011502150315041505150615071508150915101511151215131514151515161517151815191520152115221523152415251526152715281529153015311532153315341535153615371538153915401541154215431544154515461547154815491550155115521553155415551556155715581559156015611562156315641565156615671568156915701571157215731574157515761577157815791580158115821583158415851586158715881589159015911592159315941595159615971598159916001601160216031604160516061607160816091610161116121613161416151616161716181619162016211622162316241625162616271628162916301631163216331634163516361637163816391640164116421643164416451646164716481649165016511652165316541655165616571658165916601661166216631664166516661667166816691670167116721673167416751676167716781679168016811682168316841685168616871688168916901691169216931694169516961697169816991700170117021703170417051706170717081709171017111712171317141715171617171718171917201721172217231724172517261727172817291730173117321733173417351736173717381739174017411742174317441745174617471748174917501751175217531754175517561757175817591760176117621763176417651766176717681769177017711772177317741775177617771778177917801781178217831784178517861787178817891790179117921793179417951796179717981799180018011802180318041805180618071808180918101811181218131814181518161817181818191820182118221823182418251826182718281829183018311832183318341835183618371838183918401841184218431844184518461847184818491850185118521853185418551856185718581859186018611862186318641865186618671868186918701871187218731874187518761877187818791880188118821883188418851886188718881889189018911892189318941895189618971898189919001901190219031904190519061907190819091910191119121913191419151916191719181919192019211922192319241925192619271928192919301931193219331934193519361937193819391940194119421943194419451946194719481949195019511952195319541955195619571958195919601961196219631964196519661967196819691970197119721973197419751976197719781979198019811982198319841985198619871988198919901991199219931994199519961997199819992000200120022003200420052006200720082009201020112012201320142015201620172018201920202021202220232024202520262027202820292030203120322033203420352036203720382039204020412042204320442045204620472048204920502051205220532054205520562057205820592060206120622063206420652066206720682069207020712072207320742075207620772078207920802081208220832084208520862087208820892090209120922093209420952096209720982099210021012102210321042105210621072108210921102111211221132114211521162117211821192120212121222123212421252126212721282129213021312132213321342135213621372138213921402141214221432144214521462147214821492150215121522153215421552156215721582159216021612162216321642165216621672168216921702171217221732174217521762177217821792180218121822183218421852186218721882189219021912192219321942195219621972198219922002201220222032204220522062207220822092210221122122213221422152216221722182219222022212222222322242225222622272228222922302231223222332234223522362237223822392240224122422243224422452246224722482249225022512252225322542255225622572258225922602261226222632264226522662267226822692270227122722273227422752276227722782279228022812282228322842285228622872288228922902291229222932294229522962297229822992300230123022303230423052306230723082309231023112312231323142315231623172318231923202321232223232324232523262327232823292330233123322333233423352336233723382339234023412342234323442345234623472348234923502351235223532354235523562357235823592360236123622363236423652366236723682369237023712372237323742375237623772378237923802381238223832384238523862387238823892390239123922393239423952396239723982399240024012402240324042405240624072408240924102411241224132414241524162417241824192420242124222423242424252426242724282429243024312432243324342435243624372438243924402441244224432444244524462447244824492450245124522453245424552456245724582459246024612462246324642465246624672468246924702471247224732474247524762477247824792480248124822483248424852486248724882489249024912492249324942495249624972498249925002501250225032504250525062507250825092510251125122513251425152516251725182519252025212522252325242525252625272528252925302531253225332534253525362537253825392540254125422543254425452546254725482549255025512552255325542555255625572558255925602561256225632564256525662567256825692570257125722573257425752576257725782579258025812582258325842585258625872588258925902591259225932594259525962597259825992600260126022603260426052606260726082609261026112612261326142615261626172618261926202621262226232624262526262627262826292630263126322633263426352636263726382639264026412642264326442645264626472648264926502651265226532654265526562657265826592660266126622663266426652666266726682669267026712672267326742675267626772678267926802681268226832684268526862687268826892690269126922693269426952696269726982699270027012702270327042705270627072708270927102711271227132714271527162717271827192720272127222723272427252726272727282729273027312732273327342735273627372738273927402741274227432744274527462747274827492750275127522753275427552756275727582759276027612762276327642765276627672768276927702771277227732774277527762777277827792780278127822783278427852786278727882789279027912792279327942795279627972798279928002801280228032804280528062807280828092810281128122813281428152816281728182819282028212822282328242825282628272828282928302831283228332834283528362837283828392840284128422843284428452846284728482849285028512852285328542855285628572858285928602861286228632864286528662867286828692870287128722873287428752876287728782879288028812882288328842885288628872888288928902891289228932894289528962897289828992900290129022903290429052906290729082909291029112912291329142915291629172918291929202921292229232924292529262927292829292930293129322933293429352936293729382939294029412942294329442945294629472948294929502951295229532954295529562957295829592960296129622963296429652966296729682969297029712972297329742975297629772978297929802981298229832984298529862987298829892990299129922993299429952996299729982999300030013002300330043005300630073008300930103011301230133014301530163017301830193020302130223023302430253026302730283029303030313032303330343035303630373038303930403041304230433044304530463047304830493050305130523053305430553056305730583059306030613062306330643065306630673068306930703071307230733074307530763077307830793080308130823083308430853086308730883089309030913092309330943095309630973098309931003101310231033104310531063107310831093110311131123113311431153116311731183119312031213122312331243125312631273128312931303131313231333134313531363137313831393140314131423143314431453146314731483149315031513152315331543155315631573158315931603161316231633164316531663167316831693170317131723173317431753176317731783179318031813182318331843185318631873188318931903191319231933194319531963197319831993200320132023203320432053206320732083209321032113212321332143215321632173218321932203221322232233224322532263227322832293230323132323233323432353236323732383239324032413242324332443245324632473248324932503251325232533254325532563257325832593260326132623263326432653266326732683269327032713272327332743275327632773278327932803281328232833284328532863287328832893290329132923293329432953296329732983299330033013302330333043305330633073308330933103311331233133314331533163317331833193320332133223323332433253326332733283329333033313332333333343335333633373338333933403341334233433344334533463347334833493350335133523353335433553356335733583359336033613362336333643365336633673368336933703371337233733374337533763377337833793380338133823383338433853386338733883389339033913392339333943395339633973398339934003401340234033404340534063407340834093410341134123413341434153416341734183419342034213422342334243425342634273428342934303431343234333434343534363437343834393440344134423443344434453446344734483449345034513452345334543455345634573458345934603461346234633464346534663467346834693470347134723473347434753476347734783479348034813482348334843485348634873488348934903491349234933494349534963497349834993500350135023503350435053506350735083509351035113512351335143515351635173518351935203521352235233524352535263527352835293530353135323533353435353536353735383539354035413542354335443545354635473548354935503551355235533554355535563557355835593560356135623563356435653566356735683569357035713572357335743575357635773578357935803581358235833584358535863587358835893590359135923593359435953596359735983599360036013602360336043605360636073608360936103611361236133614361536163617361836193620362136223623362436253626362736283629363036313632363336343635363636373638363936403641364236433644364536463647364836493650365136523653365436553656365736583659366036613662366336643665366636673668366936703671367236733674367536763677367836793680368136823683368436853686368736883689369036913692369336943695369636973698369937003701370237033704370537063707370837093710371137123713371437153716371737183719372037213722372337243725372637273728372937303731373237333734373537363737373837393740374137423743374437453746374737483749375037513752375337543755375637573758375937603761376237633764376537663767376837693770377137723773377437753776377737783779378037813782378337843785378637873788378937903791379237933794379537963797379837993800380138023803380438053806380738083809381038113812381338143815381638173818381938203821382238233824382538263827382838293830383138323833383438353836383738383839384038413842384338443845384638473848384938503851385238533854385538563857385838593860386138623863386438653866386738683869387038713872387338743875387638773878387938803881388238833884388538863887388838893890389138923893389438953896389738983899390039013902390339043905390639073908390939103911391239133914391539163917391839193920392139223923392439253926392739283929393039313932393339343935393639373938393939403941394239433944394539463947394839493950395139523953395439553956395739583959396039613962396339643965396639673968396939703971397239733974397539763977397839793980398139823983398439853986398739883989399039913992399339943995399639973998399940004001400240034004400540064007400840094010401140124013401440154016401740184019402040214022402340244025402640274028402940304031403240334034403540364037403840394040404140424043404440454046404740484049405040514052405340544055405640574058405940604061406240634064406540664067406840694070407140724073407440754076407740784079408040814082408340844085408640874088408940904091409240934094409540964097409840994100410141024103410441054106410741084109411041114112411341144115411641174118411941204121412241234124412541264127412841294130413141324133413441354136413741384139414041414142414341444145414641474148414941504151415241534154415541564157415841594160416141624163416441654166416741684169417041714172417341744175417641774178417941804181418241834184418541864187418841894190419141924193419441954196419741984199420042014202420342044205420642074208420942104211421242134214421542164217421842194220422142224223422442254226422742284229423042314232423342344235423642374238423942404241424242434244424542464247424842494250425142524253425442554256425742584259426042614262426342644265426642674268426942704271427242734274427542764277427842794280428142824283428442854286428742884289429042914292429342944295429642974298429943004301430243034304430543064307430843094310431143124313431443154316431743184319432043214322432343244325432643274328432943304331433243334334433543364337433843394340434143424343434443454346434743484349435043514352435343544355435643574358435943604361436243634364436543664367436843694370437143724373437443754376437743784379438043814382438343844385438643874388438943904391439243934394439543964397439843994400440144024403440444054406440744084409441044114412441344144415441644174418441944204421442244234424442544264427442844294430443144324433443444354436443744384439444044414442444344444445444644474448444944504451445244534454445544564457445844594460446144624463446444654466446744684469447044714472447344744475447644774478447944804481448244834484448544864487448844894490449144924493449444954496449744984499450045014502450345044505450645074508450945104511451245134514451545164517451845194520452145224523452445254526452745284529453045314532453345344535453645374538453945404541454245434544454545464547454845494550455145524553455445554556455745584559456045614562456345644565456645674568456945704571457245734574457545764577457845794580458145824583458445854586458745884589459045914592459345944595459645974598459946004601460246034604460546064607460846094610461146124613461446154616461746184619462046214622462346244625462646274628462946304631463246334634463546364637463846394640464146424643464446454646464746484649465046514652465346544655465646574658465946604661466246634664466546664667466846694670467146724673467446754676467746784679468046814682468346844685468646874688468946904691469246934694469546964697469846994700470147024703470447054706470747084709471047114712471347144715471647174718471947204721472247234724472547264727472847294730473147324733473447354736473747384739474047414742474347444745474647474748474947504751475247534754475547564757475847594760476147624763476447654766476747684769477047714772477347744775477647774778477947804781478247834784478547864787478847894790479147924793479447954796479747984799480048014802480348044805480648074808480948104811481248134814481548164817481848194820482148224823482448254826482748284829483048314832483348344835483648374838483948404841484248434844484548464847484848494850485148524853485448554856485748584859486048614862486348644865486648674868486948704871487248734874487548764877487848794880488148824883488448854886488748884889489048914892489348944895489648974898489949004901490249034904490549064907490849094910491149124913491449154916491749184919492049214922492349244925492649274928492949304931493249334934493549364937493849394940494149424943494449454946494749484949495049514952495349544955495649574958495949604961496249634964496549664967496849694970497149724973497449754976497749784979498049814982498349844985498649874988498949904991499249934994499549964997499849995000500150025003500450055006500750085009501050115012501350145015501650175018501950205021502250235024502550265027502850295030503150325033503450355036503750385039504050415042504350445045504650475048504950505051505250535054505550565057505850595060506150625063506450655066506750685069507050715072507350745075507650775078507950805081508250835084508550865087508850895090509150925093509450955096509750985099510051015102510351045105510651075108510951105111511251135114511551165117511851195120512151225123512451255126512751285129513051315132513351345135513651375138513951405141514251435144514551465147514851495150515151525153515451555156515751585159516051615162516351645165516651675168516951705171517251735174517551765177517851795180518151825183518451855186518751885189519051915192519351945195519651975198519952005201520252035204520552065207520852095210521152125213521452155216521752185219522052215222522352245225522652275228522952305231523252335234523552365237523852395240524152425243524452455246524752485249525052515252525352545255525652575258525952605261526252635264526552665267526852695270527152725273527452755276527752785279528052815282528352845285528652875288528952905291529252935294529552965297529852995300530153025303530453055306530753085309531053115312531353145315531653175318531953205321532253235324532553265327532853295330533153325333533453355336533753385339534053415342534353445345534653475348534953505351535253535354535553565357535853595360536153625363536453655366536753685369537053715372537353745375537653775378537953805381538253835384538553865387538853895390539153925393539453955396539753985399540054015402540354045405540654075408540954105411541254135414541554165417541854195420542154225423542454255426542754285429543054315432543354345435543654375438543954405441544254435444544554465447544854495450545154525453545454555456545754585459546054615462546354645465546654675468546954705471547254735474547554765477547854795480548154825483548454855486548754885489549054915492549354945495549654975498549955005501550255035504550555065507550855095510551155125513551455155516551755185519552055215522552355245525552655275528552955305531553255335534553555365537553855395540554155425543554455455546554755485549555055515552555355545555555655575558555955605561556255635564556555665567556855695570557155725573557455755576557755785579558055815582558355845585558655875588558955905591559255935594559555965597559855995600560156025603560456055606560756085609561056115612561356145615561656175618561956205621562256235624562556265627562856295630563156325633563456355636563756385639564056415642564356445645564656475648564956505651565256535654565556565657565856595660566156625663566456655666566756685669567056715672567356745675567656775678567956805681568256835684568556865687568856895690569156925693569456955696569756985699570057015702570357045705570657075708570957105711571257135714571557165717571857195720572157225723572457255726572757285729573057315732573357345735573657375738573957405741574257435744574557465747574857495750575157525753575457555756575757585759576057615762576357645765576657675768576957705771577257735774577557765777577857795780578157825783578457855786578757885789579057915792579357945795579657975798579958005801580258035804580558065807580858095810581158125813581458155816581758185819582058215822582358245825582658275828582958305831583258335834583558365837583858395840584158425843584458455846584758485849585058515852585358545855585658575858585958605861586258635864586558665867586858695870587158725873587458755876587758785879588058815882588358845885588658875888588958905891589258935894589558965897589858995900590159025903590459055906590759085909591059115912591359145915591659175918591959205921592259235924592559265927592859295930593159325933593459355936593759385939594059415942594359445945594659475948594959505951595259535954595559565957595859595960596159625963596459655966596759685969597059715972597359745975597659775978597959805981598259835984598559865987598859895990599159925993599459955996599759985999600060016002600360046005600660076008600960106011601260136014601560166017601860196020602160226023602460256026602760286029603060316032603360346035603660376038603960406041604260436044604560466047604860496050605160526053605460556056605760586059606060616062606360646065606660676068606960706071607260736074607560766077607860796080608160826083608460856086608760886089609060916092609360946095609660976098609961006101610261036104610561066107
  1. /*!
  2. * @file apm32e10x.h
  3. *
  4. * @brief CMSIS Cortex-M3 Device Peripheral Access Layer Header File.
  5. *
  6. * @details This file contains all the peripheral register's definitions, bits definitions and memory mapping
  7. *
  8. * @version V1.0.2
  9. *
  10. * @date 2022-12-31
  11. *
  12. * @attention
  13. *
  14. * Copyright (C) 2021-2023 Geehy Semiconductor
  15. *
  16. * You may not use this file except in compliance with the
  17. * GEEHY COPYRIGHT NOTICE (GEEHY SOFTWARE PACKAGE LICENSE).
  18. *
  19. * The program is only for reference, which is distributed in the hope
  20. * that it will be useful and instructional for customers to develop
  21. * their software. Unless required by applicable law or agreed to in
  22. * writing, the program is distributed on an "AS IS" BASIS, WITHOUT
  23. * ANY WARRANTY OR CONDITIONS OF ANY KIND, either express or implied.
  24. * See the GEEHY SOFTWARE PACKAGE LICENSE for the governing permissions
  25. * and limitations under the License.
  26. */
  27. /* Define to prevent recursive inclusion */
  28. #ifndef __APM32E10x_H
  29. #define __APM32E10x_H
  30. #ifdef __cplusplus
  31. extern "C" {
  32. #endif
  33. /** @addtogroup CMSIS
  34. @{
  35. */
  36. /** @defgroup APM32E10x
  37. * @brief Peripheral Access Layer
  38. @{
  39. */
  40. /** @defgroup HSE_Macros
  41. @{
  42. */
  43. /**
  44. * @brief Define Value of the External oscillator in Hz
  45. */
  46. #ifndef HSE_VALUE
  47. #define HSE_VALUE ((uint32_t)8000000)
  48. #endif
  49. /* Time out for HSE start up */
  50. #define HSE_STARTUP_TIMEOUT ((uint16_t)0x3200)
  51. /* Value of the Internal oscillator in Hz */
  52. #define HSI_VALUE ((uint32_t)8000000)
  53. /**@} end of group HSE_Macros */
  54. /** @defgroup APM32E10x_StdPeripheral_Library_Version
  55. @{
  56. */
  57. /**
  58. * @brief APM32E10x Standard Peripheral Library version number
  59. */
  60. #define __APM32E10X_STDPERIPH_VERSION_MAIN (0x01) /*!< [31:24] main version */
  61. #define __APM32E10X_STDPERIPH_VERSION_SUB1 (0x00) /*!< [23:16] sub1 version */
  62. #define __APM32E10X_STDPERIPH_VERSION_SUB2 (0x02) /*!< [15:8] sub2 version */
  63. #define __APM32E10X_STDPERIPH_VERSION_RC (0x00) /*!< [7:0] release candidate */
  64. #define __APM32E10X_STDPERIPH_VERSION ( (__APM32E10X_STDPERIPH_VERSION_MAIN << 24)\
  65. |(__APM32E10X_STDPERIPH_VERSION_SUB1 << 16)\
  66. |(__APM32E10X_STDPERIPH_VERSION_SUB2 << 8)\
  67. |(__APM32E10X_STDPERIPH_VERSION_RC))
  68. /**@} end of group APM32E10x_StdPeripheral_Library_Version */
  69. /** @defgroup Configuraion_for_CMSIS
  70. @{
  71. */
  72. /* APM32 devices does not provide an MPU */
  73. #define __MPU_PRESENT 0
  74. /* APM32 uses 4 Bits for the Priority Levels */
  75. #define __NVIC_PRIO_BITS 4
  76. /* Set to 1 if different SysTick Config is used */
  77. #define __Vendor_SysTickConfig 0
  78. /**@} end of group Configuraion_for_CMSIS */
  79. /** @defgroup Peripheral_Enumerations
  80. @{
  81. */
  82. /**
  83. * @brief APM32E10x Interrupt Number Definition, according to the selected device
  84. * in @ref Library_configuration_section
  85. */
  86. typedef enum IRQn
  87. {
  88. /* Cortex-M3 Processor Exceptions Numbers */
  89. NonMaskableInt_IRQn = -14, /*!< 2 Non Maskable Interrupt */
  90. MemoryManagement_IRQn = -12, /*!< 4 Cortex-M3 Memory Management Interrupt */
  91. BusFault_IRQn = -11, /*!< 5 Cortex-M3 Bus Fault Interrupt */
  92. UsageFault_IRQn = -10, /*!< 6 Cortex-M3 Usage Fault Interrupt */
  93. SVCall_IRQn = -5, /*!< 11 Cortex-M3 SV Call Interrupt */
  94. DebugMonitor_IRQn = -4, /*!< 12 Cortex-M3 Debug Monitor Interrupt */
  95. PendSV_IRQn = -2, /*!< 14 Cortex-M3 Pend SV Interrupt */
  96. SysTick_IRQn = -1, /*!< 15 Cortex-M3 System Tick Interrupt */
  97. /* APM32 specific Interrupt Numbers */
  98. WWDT_IRQn = 0, /*!< Window WatchDog Interrupt */
  99. PVD_IRQn = 1, /*!< PVD through EINT Line detection Interrupt */
  100. TAMPER_IRQn = 2, /*!< Tamper Interrupt */
  101. RTC_IRQn = 3, /*!< RTC global Interrupt */
  102. FLASH_IRQn = 4, /*!< FLASH global Interrupt */
  103. RCM_IRQn = 5, /*!< RCM global Interrupt */
  104. EINT0_IRQn = 6, /*!< EINT Line0 Interrupt */
  105. EINT1_IRQn = 7, /*!< EINT Line1 Interrupt */
  106. EINT2_IRQn = 8, /*!< EINT Line2 Interrupt */
  107. EINT3_IRQn = 9, /*!< EINT Line3 Interrupt */
  108. EINT4_IRQn = 10, /*!< EINT Line4 Interrupt */
  109. DMA1_Channel1_IRQn = 11, /*!< DMA1 Channel 1 global Interrupt */
  110. DMA1_Channel2_IRQn = 12, /*!< DMA1 Channel 2 global Interrupt */
  111. DMA1_Channel3_IRQn = 13, /*!< DMA1 Channel 3 global Interrupt */
  112. DMA1_Channel4_IRQn = 14, /*!< DMA1 Channel 4 global Interrupt */
  113. DMA1_Channel5_IRQn = 15, /*!< DMA1 Channel 5 global Interrupt */
  114. DMA1_Channel6_IRQn = 16, /*!< DMA1 Channel 6 global Interrupt */
  115. DMA1_Channel7_IRQn = 17, /*!< DMA1 Channel 7 global Interrupt */
  116. /* APM32E10X High-density devices specific Interrupt Numbers */
  117. ADC1_2_IRQn = 18, /*!< ADC1 and ADC2 global Interrupt */
  118. USBD1_HP_CAN1_TX_IRQn = 19, /*!< USB Device 1 High Priority or CAN1 TX Interrupts */
  119. USBD1_LP_CAN1_RX0_IRQn = 20, /*!< USB Device 1 Low Priority or CAN1 RX0 Interrupts */
  120. CAN1_RX1_IRQn = 21, /*!< CAN1 RX1 Interrupt */
  121. CAN1_SCE_IRQn = 22, /*!< CAN1 SCE Interrupt */
  122. EINT9_5_IRQn = 23, /*!< External Line[9:5] Interrupts */
  123. TMR1_BRK_IRQn = 24, /*!< TMR1 Break Interrupt */
  124. TMR1_UP_IRQn = 25, /*!< TMR1 Update Interrupt */
  125. TMR1_TRG_COM_IRQn = 26, /*!< TMR1 Trigger and Commutation Interrupt */
  126. TMR1_CC_IRQn = 27, /*!< TMR1 Capture Compare Interrupt */
  127. TMR2_IRQn = 28, /*!< TMR2 global Interrupt */
  128. TMR3_IRQn = 29, /*!< TMR3 global Interrupt */
  129. TMR4_IRQn = 30, /*!< TMR4 global Interrupt */
  130. I2C1_EV_IRQn = 31, /*!< I2C1 Event Interrupt */
  131. I2C1_ER_IRQn = 32, /*!< I2C1 Error Interrupt */
  132. I2C2_EV_IRQn = 33, /*!< I2C2 Event Interrupt */
  133. I2C2_ER_IRQn = 34, /*!< I2C2 Error Interrupt */
  134. SPI1_IRQn = 35, /*!< SPI1 global Interrupt */
  135. SPI2_IRQn = 36, /*!< SPI2 global Interrupt */
  136. USART1_IRQn = 37, /*!< USART1 global Interrupt */
  137. USART2_IRQn = 38, /*!< USART2 global Interrupt */
  138. USART3_IRQn = 39, /*!< USART3 global Interrupt */
  139. EINT15_10_IRQn = 40, /*!< External Line[15:10] Interrupts */
  140. RTCAlarm_IRQn = 41, /*!< RTC Alarm through EINT Line Interrupt */
  141. USBDWakeUp_IRQn = 42, /*!< USB Device WakeUp from suspend through EINT Line Interrupt */
  142. TMR8_BRK_IRQn = 43, /*!< TMR8 Break Interrupt */
  143. TMR8_UP_IRQn = 44, /*!< TMR8 Update Interrupt */
  144. TMR8_TRG_COM_IRQn = 45, /*!< TMR8 Trigger and Commutation Interrupt */
  145. TMR8_CC_IRQn = 46, /*!< TMR8 Capture Compare Interrupt */
  146. ADC3_IRQn = 47, /*!< ADC3 global Interrupt */
  147. EMMC_IRQn = 48, /*!< EMMC global Interrupt */
  148. SDIO_IRQn = 49, /*!< SDIO global Interrupt */
  149. TMR5_IRQn = 50, /*!< TMR5 global Interrupt */
  150. SPI3_IRQn = 51, /*!< SPI3 global Interrupt */
  151. UART4_IRQn = 52, /*!< UART4 global Interrupt */
  152. UART5_IRQn = 53, /*!< UART5 global Interrupt */
  153. TMR6_IRQn = 54, /*!< TMR6 global Interrupt */
  154. TMR7_IRQn = 55, /*!< TMR7 global Interrupt */
  155. DMA2_Channel1_IRQn = 56, /*!< DMA2 Channel 1 global Interrupt */
  156. DMA2_Channel2_IRQn = 57, /*!< DMA2 Channel 2 global Interrupt */
  157. DMA2_Channel3_IRQn = 58, /*!< DMA2 Channel 3 global Interrupt */
  158. DMA2_Channel4_5_IRQn = 59, /*!< DMA2 Channel 4 and Channel 5 global Interrupt */
  159. USBD2_HP_CAN2_TX_IRQn = 61, /*!< USB Device 2 High Priority or CAN2 TX Interrupts */
  160. USBD2_LP_CAN2_RX0_IRQn = 62, /*!< USB Device 2 Low Priority or CAN2 RX0 Interrupts */
  161. CAN2_RX1_IRQn = 63, /*!< CAN2 RX1 Interrupts */
  162. CAN2_SCE_IRQn = 64, /*!< CAN2 SCE Interrupts */
  163. } IRQn_Type;
  164. /**@} end of group Peripheral_Enumerations */
  165. #include "core_cm3.h"
  166. #include "system_apm32e10x.h"
  167. #include <stdint.h>
  168. /** @defgroup Exported_Types
  169. @{
  170. */
  171. typedef int32_t s32;
  172. typedef int16_t s16;
  173. typedef int8_t s8;
  174. typedef const int32_t sc32;
  175. typedef const int16_t sc16;
  176. typedef const int8_t sc8;
  177. typedef __IO int32_t vs32;
  178. typedef __IO int16_t vs16;
  179. typedef __IO int8_t vs8;
  180. typedef __I int32_t vsc32;
  181. typedef __I int16_t vsc16;
  182. typedef __I int8_t vsc8;
  183. typedef uint32_t u32;
  184. typedef uint16_t u16;
  185. typedef uint8_t u8;
  186. typedef const uint32_t uc32;
  187. typedef const uint16_t uc16;
  188. typedef const uint8_t uc8;
  189. typedef __IO uint32_t vu32;
  190. typedef __IO uint16_t vu16;
  191. typedef __IO uint8_t vu8;
  192. typedef __I uint32_t vuc32;
  193. typedef __I uint16_t vuc16;
  194. typedef __I uint8_t vuc8;
  195. #ifndef __IM
  196. #define __IM __I
  197. #endif
  198. #ifndef __OM
  199. #define __OM __O
  200. #endif
  201. #ifndef __IOM
  202. #define __IOM __IO
  203. #endif
  204. enum {BIT_RESET, BIT_SET};
  205. enum {RESET, SET};
  206. enum {DISABLE, ENABLE};
  207. enum {ERROR, SUCCESS};
  208. #ifndef NULL
  209. #define NULL ((void *)0)
  210. #endif
  211. #if defined (__CC_ARM )
  212. #pragma anon_unions
  213. #endif
  214. /**@} end of group Exported_Types */
  215. /** @defgroup Peripheral_registers_structures
  216. @{
  217. */
  218. /**
  219. * @brief Reset and clock management unit (RCM)
  220. */
  221. typedef struct
  222. {
  223. /* Clock control register */
  224. union
  225. {
  226. __IOM uint32_t CTRL;
  227. struct
  228. {
  229. __IOM uint32_t HSIEN : 1;
  230. __IM uint32_t HSIRDYFLG : 1;
  231. __IM uint32_t RESERVED1 : 1;
  232. __IOM uint32_t HSITRIM : 5;
  233. __IM uint32_t HSICAL : 8;
  234. __IOM uint32_t HSEEN : 1;
  235. __IM uint32_t HSERDYFLG : 1;
  236. __IOM uint32_t HSEBCFG : 1;
  237. __IOM uint32_t CSSEN : 1;
  238. __IM uint32_t RESERVED2 : 4;
  239. __IOM uint32_t PLLEN : 1;
  240. __IM uint32_t PLLRDYFLG : 1;
  241. __IM uint32_t RESERVED3 : 6;
  242. } CTRL_B;
  243. };
  244. /* Clock configuration register */
  245. union
  246. {
  247. __IOM uint32_t CFG;
  248. struct
  249. {
  250. __IOM uint32_t SCLKSW : 2;
  251. __IM uint32_t SCLKSWSTS : 2;
  252. __IOM uint32_t AHBPSC : 4;
  253. __IOM uint32_t APB1PSC : 3;
  254. __IOM uint32_t APB2PSC : 3;
  255. __IOM uint32_t ADCPSC : 2;
  256. __IOM uint32_t PLLSRCSEL : 1;
  257. __IOM uint32_t PLLHSEPSC : 1;
  258. __IOM uint32_t PLLMULCFG : 4;
  259. __IOM uint32_t USBDPSC : 2;
  260. __IOM uint32_t MCOSEL : 3;
  261. __IOM uint32_t FPUPSC : 1;
  262. __IOM uint32_t SDRAMPSC : 2;
  263. __IM uint32_t RESERVED : 2;
  264. } CFG_B;
  265. } ;
  266. /* Clock interrupt control register */
  267. union
  268. {
  269. __IOM uint32_t INT;
  270. struct
  271. {
  272. __IM uint32_t LSIRDYFLG : 1;
  273. __IM uint32_t LSERDYFLG : 1;
  274. __IM uint32_t HSIRDYFLG : 1;
  275. __IM uint32_t HSERDYFLG : 1;
  276. __IM uint32_t PLLRDYFLG : 1;
  277. __IM uint32_t RESERVED1 : 2;
  278. __IM uint32_t CSSIF : 1;
  279. __IOM uint32_t LSIRDYEN : 1;
  280. __IOM uint32_t LSERDYEN : 1;
  281. __IOM uint32_t HSIRDYEN : 1;
  282. __IOM uint32_t HSERDYEN : 1;
  283. __IOM uint32_t PLLRDYEN : 1;
  284. __IM uint32_t RESERVED2 : 3;
  285. __OM uint32_t LSIRDYCLR : 1;
  286. __OM uint32_t LSERDYCLR : 1;
  287. __OM uint32_t HSIRDYCLR : 1;
  288. __OM uint32_t HSERDYCLR : 1;
  289. __OM uint32_t PLLRDYCLR : 1;
  290. __IM uint32_t RESERVED3 : 2;
  291. __OM uint32_t CSSCLR : 1;
  292. __IM uint32_t RESERVED4 : 8;
  293. } INT_B;
  294. } ;
  295. /* APB2 peripheral reset register */
  296. union
  297. {
  298. __IOM uint32_t APB2RST;
  299. struct
  300. {
  301. __IOM uint32_t AFIORST : 1;
  302. __IM uint32_t RESERVED1 : 1;
  303. __IOM uint32_t PARST : 1;
  304. __IOM uint32_t PBRST : 1;
  305. __IOM uint32_t PCRST : 1;
  306. __IOM uint32_t PDRST : 1;
  307. __IOM uint32_t PERST : 1;
  308. __IOM uint32_t PFRST : 1;
  309. __IOM uint32_t PGRST : 1;
  310. __IOM uint32_t ADC1RST : 1;
  311. __IOM uint32_t ADC2RST : 1;
  312. __IOM uint32_t TMR1RST : 1;
  313. __IOM uint32_t SPI1RST : 1;
  314. __IOM uint32_t TMR8RST : 1;
  315. __IOM uint32_t USART1RST : 1;
  316. __IOM uint32_t ADC3RST : 1;
  317. __IM uint32_t RESERVED2 : 16;
  318. } APB2RST_B;
  319. } ;
  320. /* APB1 peripheral reset register */
  321. union
  322. {
  323. __IOM uint32_t APB1RST;
  324. struct
  325. {
  326. __IOM uint32_t TMR2RST : 1;
  327. __IOM uint32_t TMR3RST : 1;
  328. __IOM uint32_t TMR4RST : 1;
  329. __IOM uint32_t TMR5RST : 1;
  330. __IOM uint32_t TMR6RST : 1;
  331. __IOM uint32_t TMR7RST : 1;
  332. __IM uint32_t RESERVED1 : 5;
  333. __IOM uint32_t WWDTRST : 1;
  334. __IM uint32_t RESERVED2 : 2;
  335. __IOM uint32_t SPI2RST : 1;
  336. __IOM uint32_t SPI3RST : 1;
  337. __IM uint32_t RESERVED3 : 1;
  338. __IOM uint32_t USART2RST : 1;
  339. __IOM uint32_t USART3RST : 1;
  340. __IOM uint32_t UART4RST : 1;
  341. __IOM uint32_t UART5RST : 1;
  342. __IOM uint32_t I2C1RST : 1;
  343. __IOM uint32_t I2C2RST : 1;
  344. __IOM uint32_t USBDRST : 1;
  345. __IM uint32_t RESERVED4 : 1;
  346. __IOM uint32_t CAN1RST : 1;
  347. __IM uint32_t CAN2RST : 1;
  348. __IOM uint32_t BAKPRST : 1;
  349. __IOM uint32_t PMURST : 1;
  350. __IOM uint32_t DACRST : 1;
  351. __IM uint32_t RESERVED5 : 2;
  352. } APB1RST_B;
  353. } ;
  354. /* AHB clock enable register */
  355. union
  356. {
  357. __IOM uint32_t AHBCLKEN;
  358. struct
  359. {
  360. __IOM uint32_t DMA1EN : 1;
  361. __IOM uint32_t DMA2EN : 1;
  362. __IOM uint32_t SRAMEN : 1;
  363. __IOM uint32_t FPUEN : 1;
  364. __IOM uint32_t FMCEN : 1;
  365. __IOM uint32_t RESERVED1 : 1;
  366. __IOM uint32_t CRCEN : 1;
  367. __IM uint32_t RESERVED2 : 1;
  368. __IOM uint32_t EMMCEN : 1;
  369. __IM uint32_t RESERVED3 : 1;
  370. __IOM uint32_t SDIOEN : 1;
  371. __IM uint32_t RESERVED4 : 21;
  372. } AHBCLKEN_B;
  373. } ;
  374. /* APB2 clock enable register */
  375. union
  376. {
  377. __IOM uint32_t APB2CLKEN;
  378. struct
  379. {
  380. __IOM uint32_t AFIOEN : 1;
  381. __IM uint32_t RESERVED1 : 1;
  382. __IOM uint32_t PAEN : 1;
  383. __IOM uint32_t PBEN : 1;
  384. __IOM uint32_t PCEN : 1;
  385. __IOM uint32_t PDEN : 1;
  386. __IOM uint32_t PEEN : 1;
  387. __IOM uint32_t PFEN : 1;
  388. __IOM uint32_t PGEN : 1;
  389. __IOM uint32_t ADC1EN : 1;
  390. __IOM uint32_t ADC2EN : 1;
  391. __IOM uint32_t TMR1EN : 1;
  392. __IOM uint32_t SPI1EN : 1;
  393. __IOM uint32_t TMR8EN : 1;
  394. __IOM uint32_t USART1EN : 1;
  395. __IOM uint32_t ADC3EN : 1;
  396. __IM uint32_t RESERVED2 : 16;
  397. } APB2CLKEN_B;
  398. };
  399. /* APB1 clock enable register */
  400. union
  401. {
  402. __IOM uint32_t APB1CLKEN;
  403. struct
  404. {
  405. __IOM uint32_t TMR2EN : 1;
  406. __IOM uint32_t TMR3EN : 1;
  407. __IOM uint32_t TMR4EN : 1;
  408. __IOM uint32_t TMR5EN : 1;
  409. __IOM uint32_t TMR6EN : 1;
  410. __IOM uint32_t TMR7EN : 1;
  411. __IM uint32_t RESERVED1 : 5;
  412. __IOM uint32_t WWDTEN : 1;
  413. __IM uint32_t RESERVED2 : 2;
  414. __IOM uint32_t SPI2EN : 1;
  415. __IOM uint32_t SPI3EN : 1;
  416. __IM uint32_t RESERVED3 : 1;
  417. __IOM uint32_t USART2EN : 1;
  418. __IOM uint32_t USART3EN : 1;
  419. __IOM uint32_t UART4EN : 1;
  420. __IOM uint32_t UART5EN : 1;
  421. __IOM uint32_t I2C1EN : 1;
  422. __IOM uint32_t I2C2EN : 1;
  423. __IOM uint32_t USBDEN : 1;
  424. __IM uint32_t RESERVED4 : 1;
  425. __IOM uint32_t CAN1EN : 1;
  426. __IM uint32_t CAN2EN : 1;
  427. __IOM uint32_t BAKPEN : 1;
  428. __IOM uint32_t PMUEN : 1;
  429. __IOM uint32_t DACEN : 1;
  430. __IM uint32_t RESERVED5 : 2;
  431. } APB1CLKEN_B;
  432. } ;
  433. /* Backup domain control register */
  434. union
  435. {
  436. __IOM uint32_t BDCTRL;
  437. struct
  438. {
  439. __IOM uint32_t LSEEN : 1;
  440. __IM uint32_t LSERDYFLG : 1;
  441. __IOM uint32_t LSEBCFG : 1;
  442. __IM uint32_t RESERVED1 : 5;
  443. __IOM uint32_t RTCSRCSEL : 2;
  444. __IM uint32_t RESERVED2 : 5;
  445. __IOM uint32_t RTCCLKEN : 1;
  446. __IOM uint32_t BDRST : 1;
  447. __IM uint32_t RESERVED3 : 15;
  448. } BDCTRL_B;
  449. } ;
  450. /* Control/status register */
  451. union
  452. {
  453. __IOM uint32_t CSTS;
  454. struct
  455. {
  456. __IOM uint32_t LSIEN : 1;
  457. __IM uint32_t LSIRDYFLG : 1;
  458. __IM uint32_t RESERVED1 : 22;
  459. __IOM uint32_t RSTFLGCLR : 1;
  460. __IM uint32_t RESERVED2 : 1;
  461. __IOM uint32_t NRSTFLG : 1;
  462. __IOM uint32_t PODRSTFLG : 1;
  463. __IOM uint32_t SWRSTFLG : 1;
  464. __IOM uint32_t IWDTRSTFLG : 1;
  465. __IOM uint32_t WWDTRSTFLG : 1;
  466. __IOM uint32_t LPWRRSTFLG : 1;
  467. } CSTS_B;
  468. } ;
  469. } RCM_T;
  470. /**
  471. * @brief General purpose I/O (GPIO)
  472. */
  473. typedef struct
  474. {
  475. /* Port configure register low */
  476. union
  477. {
  478. __IOM uint32_t CFGLOW;
  479. struct
  480. {
  481. __IOM uint32_t MODE0 : 2;
  482. __IOM uint32_t CFG0 : 2;
  483. __IOM uint32_t MODE1 : 2;
  484. __IOM uint32_t CFG1 : 2;
  485. __IOM uint32_t MODE2 : 2;
  486. __IOM uint32_t CFG2 : 2;
  487. __IOM uint32_t MODE3 : 2;
  488. __IOM uint32_t CFG3 : 2;
  489. __IOM uint32_t MODE4 : 2;
  490. __IOM uint32_t CFG4 : 2;
  491. __IOM uint32_t MODE5 : 2;
  492. __IOM uint32_t CFG5 : 2;
  493. __IOM uint32_t MODE6 : 2;
  494. __IOM uint32_t CFG6 : 2;
  495. __IOM uint32_t MODE7 : 2;
  496. __IOM uint32_t CFG7 : 2;
  497. } CFGLOW_B;
  498. } ;
  499. /* Port configure register high */
  500. union
  501. {
  502. __IOM uint32_t CFGHIG;
  503. struct
  504. {
  505. __IOM uint32_t MODE8 : 2;
  506. __IOM uint32_t CFG8 : 2;
  507. __IOM uint32_t MODE9 : 2;
  508. __IOM uint32_t CFG9 : 2;
  509. __IOM uint32_t MODE10 : 2;
  510. __IOM uint32_t CFG10 : 2;
  511. __IOM uint32_t MODE11 : 2;
  512. __IOM uint32_t CFG11 : 2;
  513. __IOM uint32_t MODE12 : 2;
  514. __IOM uint32_t CFG12 : 2;
  515. __IOM uint32_t MODE13 : 2;
  516. __IOM uint32_t CFG13 : 2;
  517. __IOM uint32_t MODE14 : 2;
  518. __IOM uint32_t CFG14 : 2;
  519. __IOM uint32_t MODE15 : 2;
  520. __IOM uint32_t CFG15 : 2;
  521. } CFGHIG_B;
  522. } ;
  523. /* Port data in register */
  524. union
  525. {
  526. __IM uint32_t IDATA;
  527. struct
  528. {
  529. __IM uint32_t IDATA0 : 1;
  530. __IM uint32_t IDATA1 : 1;
  531. __IM uint32_t IDATA2 : 1;
  532. __IM uint32_t IDATA3 : 1;
  533. __IM uint32_t IDATA4 : 1;
  534. __IM uint32_t IDATA5 : 1;
  535. __IM uint32_t IDATA6 : 1;
  536. __IM uint32_t IDATA7 : 1;
  537. __IM uint32_t IDATA8 : 1;
  538. __IM uint32_t IDATA9 : 1;
  539. __IM uint32_t IDATA10 : 1;
  540. __IM uint32_t IDATA11 : 1;
  541. __IM uint32_t IDATA12 : 1;
  542. __IM uint32_t IDATA13 : 1;
  543. __IM uint32_t IDATA14 : 1;
  544. __IM uint32_t IDATA15 : 1;
  545. __IM uint32_t RESERVED : 16;
  546. } IDATA_B;
  547. } ;
  548. /* Port data output register */
  549. union
  550. {
  551. __IOM uint32_t ODATA;
  552. struct
  553. {
  554. __IOM uint32_t ODATA0 : 1;
  555. __IOM uint32_t ODATA1 : 1;
  556. __IOM uint32_t ODATA2 : 1;
  557. __IOM uint32_t ODATA3 : 1;
  558. __IOM uint32_t ODATA4 : 1;
  559. __IOM uint32_t ODATA5 : 1;
  560. __IOM uint32_t ODATA6 : 1;
  561. __IOM uint32_t ODATA7 : 1;
  562. __IOM uint32_t ODATA8 : 1;
  563. __IOM uint32_t ODATA9 : 1;
  564. __IOM uint32_t ODATA10 : 1;
  565. __IOM uint32_t ODATA11 : 1;
  566. __IOM uint32_t ODATA12 : 1;
  567. __IOM uint32_t ODATA13 : 1;
  568. __IOM uint32_t ODATA14 : 1;
  569. __IOM uint32_t ODATA15 : 1;
  570. __IM uint32_t RESERVED : 16;
  571. } ODATA_B;
  572. } ;
  573. /* Port bit set/clear register */
  574. union
  575. {
  576. __OM uint32_t BSC;
  577. struct
  578. {
  579. __OM uint32_t BS0 : 1;
  580. __OM uint32_t BS1 : 1;
  581. __OM uint32_t BS2 : 1;
  582. __OM uint32_t BS3 : 1;
  583. __OM uint32_t BS4 : 1;
  584. __OM uint32_t BS5 : 1;
  585. __OM uint32_t BS6 : 1;
  586. __OM uint32_t BS7 : 1;
  587. __OM uint32_t BS8 : 1;
  588. __OM uint32_t BS9 : 1;
  589. __OM uint32_t BS10 : 1;
  590. __OM uint32_t BS11 : 1;
  591. __OM uint32_t BS12 : 1;
  592. __OM uint32_t BS13 : 1;
  593. __OM uint32_t BS14 : 1;
  594. __OM uint32_t BS15 : 1;
  595. __OM uint32_t BR0 : 1;
  596. __OM uint32_t BC1 : 1;
  597. __OM uint32_t BC2 : 1;
  598. __OM uint32_t BR3 : 1;
  599. __OM uint32_t BC4 : 1;
  600. __OM uint32_t BC5 : 1;
  601. __OM uint32_t BC6 : 1;
  602. __OM uint32_t BC7 : 1;
  603. __OM uint32_t BC8 : 1;
  604. __OM uint32_t BC9 : 1;
  605. __OM uint32_t BC10 : 1;
  606. __OM uint32_t BC11 : 1;
  607. __OM uint32_t BC12 : 1;
  608. __OM uint32_t BC13 : 1;
  609. __OM uint32_t BC14 : 1;
  610. __OM uint32_t BC15 : 1;
  611. } BSC_B;
  612. } ;
  613. /* Port bit clear register */
  614. union
  615. {
  616. __OM uint32_t BC;
  617. struct
  618. {
  619. __OM uint32_t BC0 : 1;
  620. __OM uint32_t BC1 : 1;
  621. __OM uint32_t BC2 : 1;
  622. __OM uint32_t BC3 : 1;
  623. __OM uint32_t BC4 : 1;
  624. __OM uint32_t BC5 : 1;
  625. __OM uint32_t BC6 : 1;
  626. __OM uint32_t BC7 : 1;
  627. __OM uint32_t BC8 : 1;
  628. __OM uint32_t BC9 : 1;
  629. __OM uint32_t BC10 : 1;
  630. __OM uint32_t BC11 : 1;
  631. __OM uint32_t BC12 : 1;
  632. __OM uint32_t BC13 : 1;
  633. __OM uint32_t BC14 : 1;
  634. __OM uint32_t BC15 : 1;
  635. __IM uint32_t RESERVED : 16;
  636. } BC_B;
  637. } ;
  638. /* Port configuration lock register */
  639. union
  640. {
  641. __IOM uint32_t LOCK;
  642. struct
  643. {
  644. __IOM uint32_t LOCK0 : 1;
  645. __IOM uint32_t LOCK1 : 1;
  646. __IOM uint32_t LOCK2 : 1;
  647. __IOM uint32_t LOCK3 : 1;
  648. __IOM uint32_t LOCK4 : 1;
  649. __IOM uint32_t LOCK5 : 1;
  650. __IOM uint32_t LOCK6 : 1;
  651. __IOM uint32_t LOCK7 : 1;
  652. __IOM uint32_t LOCK8 : 1;
  653. __IOM uint32_t LOCK9 : 1;
  654. __IOM uint32_t LOCK10 : 1;
  655. __IOM uint32_t LOCK11 : 1;
  656. __IOM uint32_t LOCK12 : 1;
  657. __IOM uint32_t LOCK13 : 1;
  658. __IOM uint32_t LOCK14 : 1;
  659. __IOM uint32_t LOCK15 : 1;
  660. __IOM uint32_t LOCKKEY : 1;
  661. __IM uint32_t RESERVED : 15;
  662. } LOCK_B;
  663. } ;
  664. } GPIO_T;
  665. /**
  666. * @brief Alternate function I/O (AFIO)
  667. */
  668. typedef struct
  669. {
  670. /* Event control register */
  671. union
  672. {
  673. __IOM uint32_t EVCTRL;
  674. struct
  675. {
  676. __IOM uint32_t PINSEL : 4;
  677. __IOM uint32_t PORTSEL : 3;
  678. __IOM uint32_t EVOEN : 1;
  679. __IM uint32_t RESERVED : 24;
  680. } EVCTRL_B;
  681. } ;
  682. /* Alternate function IO remap and Serial wire JTAG configuration register */
  683. union
  684. {
  685. __IOM uint32_t REMAP1;
  686. struct
  687. {
  688. __IOM uint32_t SPI1RMP : 1;
  689. __IOM uint32_t I2C1RMP : 1;
  690. __IOM uint32_t USART1RMP : 1;
  691. __IOM uint32_t USART2RMP : 1;
  692. __IOM uint32_t USART3RMP : 2;
  693. __IOM uint32_t TMR1RMP : 2;
  694. __IOM uint32_t TMR2RMP : 2;
  695. __IOM uint32_t TMR3RMP : 2;
  696. __IOM uint32_t TMR4RMP : 1;
  697. __IOM uint32_t CAN1RMP : 2;
  698. __IOM uint32_t PD01RMP : 1;
  699. __IOM uint32_t TMR5CH4IRMP : 1;
  700. __IOM uint32_t ADC1_ETRGINJC_RMP : 1;
  701. __IOM uint32_t ADC1_ETRGREGC_RMP : 1;
  702. __IOM uint32_t ADC2_ETRGINJC_RMP : 1;
  703. __IOM uint32_t ADC2_ETRGREGC_RMP : 1;
  704. __IM uint32_t RESERVED1 : 1;
  705. __IOM uint32_t CAN2RMP : 1;
  706. __IM uint32_t RESERVED2 : 1;
  707. __OM uint32_t SWJCFG : 3;
  708. __IM uint32_t RESERVED3 : 5;
  709. } REMAP1_B;
  710. } ;
  711. /* External interrupt select register1 */
  712. union
  713. {
  714. __IOM uint32_t EINTSEL1;
  715. struct
  716. {
  717. __IOM uint32_t EINT0 : 4;
  718. __IOM uint32_t EINT1 : 4;
  719. __IOM uint32_t EINT2 : 4;
  720. __IOM uint32_t EINT3 : 4;
  721. __IM uint32_t RESERVED : 16;
  722. } EINTSEL1_B;
  723. } ;
  724. /* External interrupt select register2 */
  725. union
  726. {
  727. __IOM uint32_t EINTSEL2;
  728. struct
  729. {
  730. __IOM uint32_t EINT4 : 4;
  731. __IOM uint32_t EINT5 : 4;
  732. __IOM uint32_t EINT6 : 4;
  733. __IOM uint32_t EINT7 : 4;
  734. __IM uint32_t RESERVED : 16;
  735. } EINTSEL2_B;
  736. } ;
  737. /* External interrupt select register3 */
  738. union
  739. {
  740. __IOM uint32_t EINTSEL3;
  741. struct
  742. {
  743. __IOM uint32_t EINT8 : 4;
  744. __IOM uint32_t EINT9 : 4;
  745. __IOM uint32_t EINT10 : 4;
  746. __IOM uint32_t EINT11 : 4;
  747. __IM uint32_t RESERVED : 16;
  748. } EINTSEL3_B;
  749. } ;
  750. /* External interrupt select register4 */
  751. union
  752. {
  753. __IOM uint32_t EINTSEL4;
  754. struct
  755. {
  756. __IOM uint32_t EINT12 : 4;
  757. __IOM uint32_t EINT13 : 4;
  758. __IOM uint32_t EINT14 : 4;
  759. __IOM uint32_t EINT15 : 4;
  760. __IM uint32_t RESERVED : 16;
  761. } EINTSEL4_B;
  762. } ;
  763. __IM uint32_t RESERVED;
  764. /* Alternate function IO remap register2 */
  765. union
  766. {
  767. __IOM uint32_t REMAP2;
  768. struct
  769. {
  770. __IM uint32_t RESERVED1 : 10;
  771. __IOM uint32_t EMMCNADV : 1;
  772. __IM uint32_t RESERVED2 : 21;
  773. } REMAP2_B;
  774. } ;
  775. } AFIO_T;
  776. /**
  777. * @brief Universal synchronous asynchronous receiver transmitter (USART)
  778. */
  779. typedef struct
  780. {
  781. /* Status register */
  782. union
  783. {
  784. __IOM uint32_t STS;
  785. struct
  786. {
  787. __IM uint32_t PEFLG : 1;
  788. __IM uint32_t FEFLG : 1;
  789. __IM uint32_t NEFLG : 1;
  790. __IM uint32_t OVREFLG : 1;
  791. __IM uint32_t IDLEFLG : 1;
  792. __IOM uint32_t RXBNEFLG : 1;
  793. __IOM uint32_t TXCFLG : 1;
  794. __IM uint32_t TXBEFLG : 1;
  795. __IOM uint32_t LBDFLG : 1;
  796. __IOM uint32_t CTSFLG : 1;
  797. __IM uint32_t RESERVED : 22;
  798. } STS_B;
  799. } ;
  800. /* TX Buffer Data Register */
  801. union
  802. {
  803. __IOM uint32_t DATA;
  804. struct
  805. {
  806. __IOM uint32_t DATA : 9;
  807. __IM uint32_t RESERVED : 23;
  808. } DATA_B;
  809. } ;
  810. /* Baud rate register */
  811. union
  812. {
  813. __IOM uint32_t BR;
  814. struct
  815. {
  816. __IOM uint32_t FBR : 4;
  817. __IOM uint32_t IBR : 12;
  818. __IM uint32_t RESERVED : 16;
  819. } BR_B;
  820. } ;
  821. /* Control register 1 */
  822. union
  823. {
  824. __IOM uint32_t CTRL1;
  825. struct
  826. {
  827. __IOM uint32_t TXBF : 1;
  828. __IOM uint32_t RXMUTEEN : 1;
  829. __IOM uint32_t RXEN : 1;
  830. __IOM uint32_t TXEN : 1;
  831. __IOM uint32_t IDLEIEN : 1;
  832. __IOM uint32_t RXBNEIEN : 1;
  833. __IOM uint32_t TXCIEN : 1;
  834. __IOM uint32_t TXBEIEN : 1;
  835. __IOM uint32_t PEIEN : 1;
  836. __IOM uint32_t PCFG : 1;
  837. __IOM uint32_t PCEN : 1;
  838. __IOM uint32_t WUPMCFG : 1;
  839. __IOM uint32_t DBLCFG : 1;
  840. __IOM uint32_t UEN : 1;
  841. __IM uint32_t RESERVED : 18;
  842. } CTRL1_B;
  843. } ;
  844. /* Control register 2 */
  845. union
  846. {
  847. __IOM uint32_t CTRL2;
  848. struct
  849. {
  850. __IOM uint32_t ADDR : 4;
  851. __IM uint32_t RESERVED1 : 1;
  852. __IOM uint32_t LBDLCFG : 1;
  853. __IOM uint32_t LBDIEN : 1;
  854. __IM uint32_t RESERVED2 : 1;
  855. __IOM uint32_t LBCPOEN : 1;
  856. __IOM uint32_t CPHA : 1;
  857. __IOM uint32_t CPOL : 1;
  858. __IOM uint32_t CLKEN : 1;
  859. __IOM uint32_t STOPCFG : 2;
  860. __IOM uint32_t LINMEN : 1;
  861. __IM uint32_t RESERVED3 : 17;
  862. } CTRL2_B;
  863. } ;
  864. /* Control register 3 */
  865. union
  866. {
  867. __IOM uint32_t CTRL3;
  868. struct
  869. {
  870. __IOM uint32_t ERRIEN : 1;
  871. __IOM uint32_t IREN : 1;
  872. __IOM uint32_t IRLPEN : 1;
  873. __IOM uint32_t HDEN : 1;
  874. __IOM uint32_t SCNACKEN : 1;
  875. __IOM uint32_t SCEN : 1;
  876. __IOM uint32_t DMARXEN : 1;
  877. __IOM uint32_t DMATXEN : 1;
  878. __IOM uint32_t RTSEN : 1;
  879. __IOM uint32_t CTSEN : 1;
  880. __IOM uint32_t CTSIEN : 1;
  881. __IM uint32_t RESERVED : 21;
  882. } CTRL3_B;
  883. } ;
  884. /* Guard TMRe and divider number register */
  885. union
  886. {
  887. __IOM uint32_t GTPSC;
  888. struct
  889. {
  890. __IOM uint32_t PSC : 8;
  891. __IOM uint32_t GRDT : 8;
  892. __IM uint32_t RESERVED : 16;
  893. } GTPSC_B;
  894. } ;
  895. } USART_T;
  896. /**
  897. * @brief Flash memory controller(FMC)
  898. */
  899. typedef struct
  900. {
  901. /* FMC access control register */
  902. union
  903. {
  904. __IOM uint32_t CTRL1;
  905. struct
  906. {
  907. __IOM uint32_t WS : 3;
  908. __IOM uint32_t HCAEN : 1;
  909. __IOM uint32_t PBEN : 1;
  910. __IM uint32_t PBSF : 1;
  911. __IM uint32_t RESERVED : 26;
  912. } CTRL1_B;
  913. } ;
  914. /* key register */
  915. union
  916. {
  917. __OM uint32_t KEY;
  918. struct
  919. {
  920. __OM uint32_t KEY : 32;
  921. } KEY_B;
  922. } ;
  923. /* option byte key register */
  924. union
  925. {
  926. __OM uint32_t OBKEY;
  927. struct
  928. {
  929. __OM uint32_t OBKEY : 32;
  930. } OBKEY_B;
  931. };
  932. /* status register */
  933. union
  934. {
  935. __IOM uint32_t STS;
  936. struct
  937. {
  938. __IM uint32_t BUSYF : 1;
  939. __IM uint32_t RESERVED1 : 1;
  940. __IOM uint32_t PEF : 1;
  941. __IM uint32_t RESERVED2 : 1;
  942. __IOM uint32_t WPEF : 1;
  943. __IOM uint32_t OCF : 1;
  944. __IM uint32_t RESERVED3 : 26;
  945. } STS_B;
  946. };
  947. /* status register */
  948. union
  949. {
  950. __IOM uint32_t CTRL2;
  951. struct
  952. {
  953. __IOM uint32_t PG : 1;
  954. __IOM uint32_t PAGEERA : 1;
  955. __IOM uint32_t MASSERA : 1;
  956. __IM uint32_t RESERVED1 : 1;
  957. __IOM uint32_t OBP : 1;
  958. __IOM uint32_t OBE : 1;
  959. __IOM uint32_t STA : 1;
  960. __IOM uint32_t LOCK : 1;
  961. __IM uint32_t RESERVED2 : 1;
  962. __IOM uint32_t OBWEN : 1;
  963. __IOM uint32_t ERRIE : 1;
  964. __IM uint32_t RESERVED3 : 1;
  965. __IOM uint32_t OCIE : 1;
  966. __IM uint32_t RESERVED4 : 19;
  967. } CTRL2_B;
  968. } ;
  969. /* address register */
  970. union
  971. {
  972. __OM uint32_t ADDR;
  973. struct
  974. {
  975. __OM uint32_t ADDR : 32;
  976. } ADDR_B;
  977. };
  978. __IM uint32_t RESERVED;
  979. /* Option byte register */
  980. union
  981. {
  982. __IOM uint32_t OBCS;
  983. struct
  984. {
  985. __IM uint32_t OBE : 1;
  986. __IM uint32_t READPROT : 1;
  987. __IM uint32_t UOB : 8;
  988. __IM uint32_t DATA0 : 8;
  989. __IM uint32_t DATA1 : 8;
  990. __IM uint32_t RESERVED : 6;
  991. } OBCS_B;
  992. };
  993. /* Write protection register */
  994. union
  995. {
  996. __IM uint32_t WRTPROT;
  997. struct
  998. {
  999. __IM uint32_t WRTPORT : 32;
  1000. } WRTPORT_B;
  1001. };
  1002. } FMC_T;
  1003. /**
  1004. * @brief CRC calculation unit (CRC)
  1005. */
  1006. typedef struct
  1007. {
  1008. /** @brief DATA register */
  1009. union
  1010. {
  1011. __IOM uint32_t DATA;
  1012. struct
  1013. {
  1014. __IOM uint32_t DATA : 32;
  1015. } DATA_B;
  1016. } ;
  1017. /** @brief independent DATA register */
  1018. union
  1019. {
  1020. __IOM uint32_t INDATA;
  1021. struct
  1022. {
  1023. __IOM uint32_t INDATA : 8;
  1024. __IM uint32_t RESERVED : 24;
  1025. } INDATA_B;
  1026. };
  1027. /** @brief Countrol register */
  1028. union
  1029. {
  1030. __IOM uint32_t CTRL;
  1031. struct
  1032. {
  1033. __IOM uint32_t RST : 1;
  1034. __IM uint32_t RESERVED : 31;
  1035. } CTRL_B;
  1036. };
  1037. } CRC_T;
  1038. /**
  1039. * @brief Real time clock (RTC)
  1040. */
  1041. typedef struct
  1042. {
  1043. /** @brief Control register */
  1044. union
  1045. {
  1046. __IOM uint32_t CTRL;
  1047. struct
  1048. {
  1049. __IOM uint32_t SECIEN : 1;
  1050. __IOM uint32_t ALRIEN : 1;
  1051. __IOM uint32_t OVRIEN : 1;
  1052. __IM uint32_t RESERVED : 29;
  1053. } CTRL_B;
  1054. };
  1055. /** @brief Control and State register */
  1056. union
  1057. {
  1058. __IOM uint32_t CSTS;
  1059. struct
  1060. {
  1061. __IOM uint32_t SECFLG : 1;
  1062. __IOM uint32_t ALRFLG : 1;
  1063. __IOM uint32_t OVRFLG : 1;
  1064. __IOM uint32_t RSYNCFLG : 1;
  1065. __IOM uint32_t CFGMFLG : 1;
  1066. __IM uint32_t OCFLG : 1;
  1067. __IM uint32_t RESERVED : 26;
  1068. } CSTS_B;
  1069. };
  1070. /** @brief RTC predivision loading register High Bit */
  1071. union
  1072. {
  1073. __OM uint32_t PSCRLDH;
  1074. struct
  1075. {
  1076. __OM uint32_t PSCRLDH : 4;
  1077. __IM uint32_t RESERVED : 28;
  1078. } PSCRLDH_B;
  1079. };
  1080. /** @brief RTC predivision loading register Low Bit */
  1081. union
  1082. {
  1083. __OM uint32_t PSCRLDL;
  1084. struct
  1085. {
  1086. __OM uint32_t PSCRLDL : 16;
  1087. __IM uint32_t RESERVED : 16;
  1088. } PSCRLDL_B;
  1089. };
  1090. /** @brief RTC predivider remainder register High Bit */
  1091. union
  1092. {
  1093. __IM uint32_t PSCH;
  1094. struct
  1095. {
  1096. __IM uint32_t PSCH : 4;
  1097. __IM uint32_t RESERVED : 28;
  1098. } PSCH_B;
  1099. };
  1100. /** @brief RTC predivider remainder register Low Bit */
  1101. union
  1102. {
  1103. __IM uint32_t PSCL;
  1104. struct
  1105. {
  1106. __IM uint32_t PSCL : 16;
  1107. __IM uint32_t RESERVED : 16;
  1108. } PSCL_B;
  1109. };
  1110. /** @brief RTC count register High Bit */
  1111. union
  1112. {
  1113. __IOM uint32_t CNTH;
  1114. struct
  1115. {
  1116. __IOM uint32_t CNTH : 16;
  1117. __IM uint32_t RESERVED : 16;
  1118. } CNTH_B;
  1119. };
  1120. /** @brief RTC count register Low Bit */
  1121. union
  1122. {
  1123. __IOM uint32_t CNTL;
  1124. struct
  1125. {
  1126. __IOM uint32_t CNTL : 16;
  1127. __IM uint32_t RESERVED : 16;
  1128. } CNTL_B;
  1129. };
  1130. /** @brief RTC alarm clock register High Bit */
  1131. union
  1132. {
  1133. __OM uint32_t ALRH;
  1134. struct
  1135. {
  1136. __OM uint32_t ALRH : 16;
  1137. __IM uint32_t RESERVED : 16;
  1138. } ALRH_B;
  1139. };
  1140. /** @brief RTC alarm clock register Low Bit */
  1141. union
  1142. {
  1143. __OM uint32_t ALRL;
  1144. struct
  1145. {
  1146. __OM uint32_t ALRL : 16;
  1147. __IM uint32_t RESERVED : 16;
  1148. } ALRL_B;
  1149. };
  1150. } RTC_T;
  1151. /**
  1152. * @brief Power Management Unit(PMU)
  1153. */
  1154. typedef struct
  1155. {
  1156. /** @brief Control register */
  1157. union
  1158. {
  1159. __IOM uint32_t CTRL;
  1160. struct
  1161. {
  1162. __IOM uint32_t LPDSCFG : 1;
  1163. __IOM uint32_t PDDSCFG : 1;
  1164. __IOM uint32_t WUFLGCLR : 1;
  1165. __IOM uint32_t SBFLGCLR : 1;
  1166. __IOM uint32_t PVDEN : 1;
  1167. __IOM uint32_t PLSEL : 3;
  1168. __IOM uint32_t BPWEN : 1;
  1169. __IM uint32_t RESERVED : 23;
  1170. } CTRL_B;
  1171. };
  1172. /** @brief PMU Status register */
  1173. union
  1174. {
  1175. __IOM uint32_t CSTS;
  1176. struct
  1177. {
  1178. __IM uint32_t WUEFLG : 1;
  1179. __IM uint32_t SBFLG : 1;
  1180. __IM uint32_t PVDOFLG : 1;
  1181. __IM uint32_t RESERVED : 5;
  1182. __IOM uint32_t WKUPCFG : 1;
  1183. __IM uint32_t RESERVED2 : 23;
  1184. } CSTS_B;
  1185. };
  1186. } PMU_T;
  1187. /**
  1188. * @brief Backup register (BAKPR)
  1189. */
  1190. typedef struct
  1191. {
  1192. __IM uint32_t RESERVED;
  1193. /** @brief BAKPR DATA1 register */
  1194. union
  1195. {
  1196. __IOM uint32_t DATA1;
  1197. struct
  1198. {
  1199. __IOM uint32_t DATA : 16;
  1200. __IM uint32_t RESERVED : 16;
  1201. } DATA1_B;
  1202. };
  1203. /** @brief BAKPR DATA2 register */
  1204. union
  1205. {
  1206. __IOM uint32_t DATA2;
  1207. struct
  1208. {
  1209. __IOM uint32_t DATA : 16;
  1210. __IM uint32_t RESERVED : 16;
  1211. } DATA2_B;
  1212. };
  1213. /** @brief BAKPR DATA3 register */
  1214. union
  1215. {
  1216. __IOM uint32_t DATA3;
  1217. struct
  1218. {
  1219. __IOM uint32_t DATA : 16;
  1220. __IM uint32_t RESERVED : 16;
  1221. } DATA3_B;
  1222. };
  1223. /** @brief BAKPR DATA4 register */
  1224. union
  1225. {
  1226. __IOM uint32_t DATA4;
  1227. struct
  1228. {
  1229. __IOM uint32_t DATA : 16;
  1230. __IM uint32_t RESERVED : 16;
  1231. } DATA4_B;
  1232. };
  1233. /** @brief BAKPR DATA5 register */
  1234. union
  1235. {
  1236. __IOM uint32_t DATA5;
  1237. struct
  1238. {
  1239. __IOM uint32_t DATA : 16;
  1240. __IM uint32_t RESERVED : 16;
  1241. } DATA5_B;
  1242. };
  1243. /** @brief BAKPR DATA6 register */
  1244. union
  1245. {
  1246. __IOM uint32_t DATA6;
  1247. struct
  1248. {
  1249. __IOM uint32_t DATA : 16;
  1250. __IM uint32_t RESERVED : 16;
  1251. } DATA6_B;
  1252. };
  1253. /** @brief BAKPR DATA7 register */
  1254. union
  1255. {
  1256. __IOM uint32_t DATA7;
  1257. struct
  1258. {
  1259. __IOM uint32_t DATA : 16;
  1260. __IM uint32_t RESERVED : 16;
  1261. } DATA7_B;
  1262. };
  1263. /** @brief BAKPR DATA8 register */
  1264. union
  1265. {
  1266. __IOM uint32_t DATA8;
  1267. struct
  1268. {
  1269. __IOM uint32_t DATA : 16;
  1270. __IM uint32_t RESERVED : 16;
  1271. } DATA8_B;
  1272. };
  1273. /** @brief BAKPR DATA9 register */
  1274. union
  1275. {
  1276. __IOM uint32_t DATA9;
  1277. struct
  1278. {
  1279. __IOM uint32_t DATA : 16;
  1280. __IM uint32_t RESERVED : 16;
  1281. } DATA9_B;
  1282. };
  1283. /** @brief BAKPR DATA10 register */
  1284. union
  1285. {
  1286. __IOM uint32_t DATA10;
  1287. struct
  1288. {
  1289. __IOM uint32_t DATA : 16;
  1290. __IM uint32_t RESERVED : 16;
  1291. } DATA10_B;
  1292. };
  1293. /** @brief BAKPR Clock Calibration register */
  1294. union
  1295. {
  1296. __IOM uint32_t CLKCAL;
  1297. struct
  1298. {
  1299. __IOM uint32_t CALVALUE : 7;
  1300. __IOM uint32_t CALCOEN : 1;
  1301. __IOM uint32_t ASPOEN : 1;
  1302. __IOM uint32_t ASPOSEL : 1;
  1303. __IM uint32_t RESERVED : 22;
  1304. } CLKCAL_B;
  1305. } ;
  1306. /** @brief BAKPR Control register */
  1307. union
  1308. {
  1309. __IOM uint32_t CTRL;
  1310. struct
  1311. {
  1312. __IOM uint32_t TPFCFG : 1;
  1313. __IOM uint32_t TPALCFG : 1;
  1314. __IM uint32_t RESERVED : 30;
  1315. } CTRL_B;
  1316. };
  1317. /** @brief BAKPR Control register */
  1318. union
  1319. {
  1320. __IOM uint32_t CSTS;
  1321. struct
  1322. {
  1323. __OM uint32_t TECLR : 1;
  1324. __OM uint32_t TICLR : 1;
  1325. __IOM uint32_t TPIEN : 1;
  1326. __IM uint32_t RESERVED1 : 5;
  1327. __IM uint32_t TEFLG : 1;
  1328. __IM uint32_t TIFLG : 1;
  1329. __IM uint32_t RESERVED2 : 22;
  1330. } CSTS_B;
  1331. };
  1332. __IM uint32_t RESERVED1[2];
  1333. /** @brief BAKPR DATA11 register */
  1334. union
  1335. {
  1336. __IOM uint32_t DATA11;
  1337. struct
  1338. {
  1339. __IOM uint32_t DATA : 16;
  1340. __IM uint32_t RESERVED : 16;
  1341. } DATA11_B;
  1342. };
  1343. /** @brief BAKPR DATA12 register */
  1344. union
  1345. {
  1346. __IOM uint32_t DATA12;
  1347. struct
  1348. {
  1349. __IOM uint32_t DATA : 16;
  1350. __IM uint32_t RESERVED : 16;
  1351. } DATA12_B;
  1352. };
  1353. /** @brief BAKPR DATA13 register */
  1354. union
  1355. {
  1356. __IOM uint32_t DATA13;
  1357. struct
  1358. {
  1359. __IOM uint32_t DATA : 16;
  1360. __IM uint32_t RESERVED : 16;
  1361. } DATA13_B;
  1362. };
  1363. /** @brief BAKPR DATA14 register */
  1364. union
  1365. {
  1366. __IOM uint32_t DATA14;
  1367. struct
  1368. {
  1369. __IOM uint32_t DATA : 16;
  1370. __IM uint32_t RESERVED : 16;
  1371. } DATA14_B;
  1372. };
  1373. /** @brief BAKPR DATA15 register */
  1374. union
  1375. {
  1376. __IOM uint32_t DATA15;
  1377. struct
  1378. {
  1379. __IOM uint32_t DATA : 16;
  1380. __IM uint32_t RESERVED : 16;
  1381. } DATA15_B;
  1382. };
  1383. /** @brief BAKPR DATA16 register */
  1384. union
  1385. {
  1386. __IOM uint32_t DATA16;
  1387. struct
  1388. {
  1389. __IOM uint32_t DATA : 16;
  1390. __IM uint32_t RESERVED : 16;
  1391. } DATA16_B;
  1392. };
  1393. /** @brief BAKPR DATA17 register */
  1394. union
  1395. {
  1396. __IOM uint32_t DATA17;
  1397. struct
  1398. {
  1399. __IOM uint32_t DATA : 16;
  1400. __IM uint32_t RESERVED : 16;
  1401. } DATA17_B;
  1402. };
  1403. /** @brief BAKPR DATA18 register */
  1404. union
  1405. {
  1406. __IOM uint32_t DATA18;
  1407. struct
  1408. {
  1409. __IOM uint32_t DATA : 16;
  1410. __IM uint32_t RESERVED : 16;
  1411. } DATA18_B;
  1412. };
  1413. /** @brief BAKPR DATA19 register */
  1414. union
  1415. {
  1416. __IOM uint32_t DATA19;
  1417. struct
  1418. {
  1419. __IOM uint32_t DATA : 16;
  1420. __IM uint32_t RESERVED : 16;
  1421. } DATA19_B;
  1422. };
  1423. /** @brief BAKPR DATA20 register */
  1424. union
  1425. {
  1426. __IOM uint32_t DATA20;
  1427. struct
  1428. {
  1429. __IOM uint32_t DATA : 16;
  1430. __IM uint32_t RESERVED : 16;
  1431. } DATA20_B;
  1432. };
  1433. /** @brief BAKPR DATA21 register */
  1434. union
  1435. {
  1436. __IOM uint32_t DATA21;
  1437. struct
  1438. {
  1439. __IOM uint32_t DATA : 16;
  1440. __IM uint32_t RESERVED : 16;
  1441. } DATA21_B;
  1442. };
  1443. /** @brief BAKPR DATA22 register */
  1444. union
  1445. {
  1446. __IOM uint32_t DATA22;
  1447. struct
  1448. {
  1449. __IOM uint32_t DATA : 16;
  1450. __IM uint32_t RESERVED : 16;
  1451. } DATA22_B;
  1452. };
  1453. /** @brief BAKPR DATA23 register */
  1454. union
  1455. {
  1456. __IOM uint32_t DATA23;
  1457. struct
  1458. {
  1459. __IOM uint32_t DATA : 16;
  1460. __IM uint32_t RESERVED : 16;
  1461. } DATA23_B;
  1462. };
  1463. /** @brief BAKPR DATA24 register */
  1464. union
  1465. {
  1466. __IOM uint32_t DATA24;
  1467. struct
  1468. {
  1469. __IOM uint32_t DATA : 16;
  1470. __IM uint32_t RESERVED : 16;
  1471. } DATA24_B;
  1472. };
  1473. /** @brief BAKPR DATA25 register */
  1474. union
  1475. {
  1476. __IOM uint32_t DATA25;
  1477. struct
  1478. {
  1479. __IOM uint32_t DATA : 16;
  1480. __IM uint32_t RESERVED : 16;
  1481. } DATA25_B;
  1482. };
  1483. /** @brief BAKPR DATA26 register */
  1484. union
  1485. {
  1486. __IOM uint32_t DATA26;
  1487. struct
  1488. {
  1489. __IOM uint32_t DATA : 16;
  1490. __IM uint32_t RESERVED : 16;
  1491. } DATA26_B;
  1492. };
  1493. /** @brief BAKPR DATA27 register */
  1494. union
  1495. {
  1496. __IOM uint32_t DATA27;
  1497. struct
  1498. {
  1499. __IOM uint32_t DATA : 16;
  1500. __IM uint32_t RESERVED : 16;
  1501. } DATA27_B;
  1502. };
  1503. /** @brief BAKPR DATA28 register */
  1504. union
  1505. {
  1506. __IOM uint32_t DATA28;
  1507. struct
  1508. {
  1509. __IOM uint32_t DATA : 16;
  1510. __IM uint32_t RESERVED : 16;
  1511. } DATA28_B;
  1512. };
  1513. /** @brief BAKPR DATA29 register */
  1514. union
  1515. {
  1516. __IOM uint32_t DATA29;
  1517. struct
  1518. {
  1519. __IOM uint32_t DATA : 16;
  1520. __IM uint32_t RESERVED : 16;
  1521. } DATA29_B;
  1522. };
  1523. /** @brief BAKPR DATA30 register */
  1524. union
  1525. {
  1526. __IOM uint32_t DATA30;
  1527. struct
  1528. {
  1529. __IOM uint32_t DATA : 16;
  1530. __IM uint32_t RESERVED : 16;
  1531. } DATA30_B;
  1532. };
  1533. /** @brief BAKPR DATA31 register */
  1534. union
  1535. {
  1536. __IOM uint32_t DATA31;
  1537. struct
  1538. {
  1539. __IOM uint32_t DATA : 16;
  1540. __IM uint32_t RESERVED : 16;
  1541. } DATA31_B;
  1542. };
  1543. /** @brief BAKPR DATA32 register */
  1544. union
  1545. {
  1546. __IOM uint32_t DATA32;
  1547. struct
  1548. {
  1549. __IOM uint32_t DATA : 16;
  1550. __IM uint32_t RESERVED : 16;
  1551. } DATA32_B;
  1552. };
  1553. /** @brief BAKPR DATA33 register */
  1554. union
  1555. {
  1556. __IOM uint32_t DATA33;
  1557. struct
  1558. {
  1559. __IOM uint32_t DATA : 16;
  1560. __IM uint32_t RESERVED : 16;
  1561. } DATA33_B;
  1562. };
  1563. /** @brief BAKPR DATA34 register */
  1564. union
  1565. {
  1566. __IOM uint32_t DATA34;
  1567. struct
  1568. {
  1569. __IOM uint32_t DATA : 16;
  1570. __IM uint32_t RESERVED : 16;
  1571. } DATA34_B;
  1572. };
  1573. /** @brief BAKPR DATA35 register */
  1574. union
  1575. {
  1576. __IOM uint32_t DATA35;
  1577. struct
  1578. {
  1579. __IOM uint32_t DATA : 16;
  1580. __IM uint32_t RESERVED : 16;
  1581. } DATA35_B;
  1582. };
  1583. /** @brief BAKPR DATA36 register */
  1584. union
  1585. {
  1586. __IOM uint32_t DATA36;
  1587. struct
  1588. {
  1589. __IOM uint32_t DATA : 16;
  1590. __IM uint32_t RESERVED : 16;
  1591. } DATA36_B;
  1592. };
  1593. /** @brief BAKPR DATA37 register */
  1594. union
  1595. {
  1596. __IOM uint32_t DATA37;
  1597. struct
  1598. {
  1599. __IOM uint32_t DATA : 16;
  1600. __IM uint32_t RESERVED : 16;
  1601. } DATA37_B;
  1602. };
  1603. /** @brief BAKPR DATA38 register */
  1604. union
  1605. {
  1606. __IOM uint32_t DATA38;
  1607. struct
  1608. {
  1609. __IOM uint32_t DATA : 16;
  1610. __IM uint32_t RESERVED : 16;
  1611. } DATA38_B;
  1612. };
  1613. /** @brief BAKPR DATA39 register */
  1614. union
  1615. {
  1616. __IOM uint32_t DATA39;
  1617. struct
  1618. {
  1619. __IOM uint32_t DATA : 16;
  1620. __IM uint32_t RESERVED : 16;
  1621. } DATA39_B;
  1622. };
  1623. /** @brief BAKPR DATA40 register */
  1624. union
  1625. {
  1626. __IOM uint32_t DATA40;
  1627. struct
  1628. {
  1629. __IOM uint32_t DATA : 16;
  1630. __IM uint32_t RESERVED : 16;
  1631. } DATA40_B;
  1632. };
  1633. /** @brief BAKPR DATA41 register */
  1634. union
  1635. {
  1636. __IOM uint32_t DATA41;
  1637. struct
  1638. {
  1639. __IOM uint32_t DATA : 16;
  1640. __IM uint32_t RESERVED : 16;
  1641. } DATA41_B;
  1642. };
  1643. /** @brief BAKPR DATA42 register */
  1644. union
  1645. {
  1646. __IOM uint32_t DATA42;
  1647. struct
  1648. {
  1649. __IOM uint32_t DATA : 16;
  1650. __IM uint32_t RESERVED : 16;
  1651. } DATA42_B;
  1652. };
  1653. } BAKPR_T;
  1654. /**
  1655. * @brief Timer register(TMR)
  1656. */
  1657. typedef struct
  1658. {
  1659. /** @brief Countrol register 1 */
  1660. union
  1661. {
  1662. __IOM uint32_t CTRL1;
  1663. struct
  1664. {
  1665. __IOM uint32_t CNTEN : 1;
  1666. __IOM uint32_t UD : 1;
  1667. __IOM uint32_t URSSEL : 1;
  1668. __IOM uint32_t SPMEN : 1;
  1669. __IOM uint32_t CNTDIR : 1;
  1670. __IOM uint32_t CAMSEL : 2;
  1671. __IOM uint32_t ARPEN : 1;
  1672. __IOM uint32_t CLKDIV : 2;
  1673. __IM uint32_t RESERVED : 22;
  1674. } CTRL1_B;
  1675. };
  1676. /** @brief Countrol register 2 */
  1677. union
  1678. {
  1679. __IOM uint32_t CTRL2;
  1680. struct
  1681. {
  1682. __IOM uint32_t CCPEN : 1;
  1683. __IM uint32_t RESERVED1 : 1;
  1684. __IOM uint32_t CCUSEL : 1;
  1685. __IOM uint32_t CCDSEL : 1;
  1686. __IOM uint32_t MMSEL : 3;
  1687. __IOM uint32_t TI1SEL : 1;
  1688. __IOM uint32_t OC1OIS : 1;
  1689. __IOM uint32_t OC1NOIS : 1;
  1690. __IOM uint32_t OC2OIS : 1;
  1691. __IOM uint32_t OC2NOIS : 1;
  1692. __IOM uint32_t OC3OIS : 1;
  1693. __IOM uint32_t OC3NOIS : 1;
  1694. __IOM uint32_t OC4OIS : 1;
  1695. __IM uint32_t RESERVED2 : 17;
  1696. } CTRL2_B;
  1697. };
  1698. /** @brief Control register from mode */
  1699. union
  1700. {
  1701. __IOM uint32_t SMCTRL;
  1702. struct
  1703. {
  1704. __IOM uint32_t SMFSEL : 3;
  1705. __IM uint32_t RESERVED1 : 1;
  1706. __IOM uint32_t TRGSEL : 3;
  1707. __IOM uint32_t MSMEN : 1;
  1708. __IOM uint32_t ETFCFG : 4;
  1709. __IOM uint32_t ETPCFG : 2;
  1710. __IOM uint32_t ECEN : 1;
  1711. __IOM uint32_t ETPOL : 1;
  1712. __IM uint32_t RESERVED2 : 16;
  1713. } SMCTRL_B;
  1714. };
  1715. /** @brief DMA and Interrupt enable register */
  1716. union
  1717. {
  1718. __IOM uint32_t DIEN;
  1719. struct
  1720. {
  1721. __IOM uint32_t UIEN : 1;
  1722. __IOM uint32_t CC1IEN : 1;
  1723. __IOM uint32_t CC2IEN : 1;
  1724. __IOM uint32_t CC3IEN : 1;
  1725. __IOM uint32_t CC4IEN : 1;
  1726. __IOM uint32_t COMIEN : 1;
  1727. __IOM uint32_t TRGIEN : 1;
  1728. __IOM uint32_t BRKIEN : 1;
  1729. __IOM uint32_t UDIEN : 1;
  1730. __IOM uint32_t CC1DEN : 1;
  1731. __IOM uint32_t CC2DEN : 1;
  1732. __IOM uint32_t CC3DEN : 1;
  1733. __IOM uint32_t CC4DEN : 1;
  1734. __IOM uint32_t COMDEN : 1;
  1735. __IOM uint32_t TRGDEN : 1;
  1736. __IM uint32_t RESERVED : 17;
  1737. } DIEN_B;
  1738. };
  1739. /** @brief Status register */
  1740. union
  1741. {
  1742. __IOM uint32_t STS;
  1743. struct
  1744. {
  1745. __IOM uint32_t UIFLG : 1;
  1746. __IOM uint32_t CC1IFLG : 1;
  1747. __IOM uint32_t CC2IFLG : 1;
  1748. __IOM uint32_t CC3IFLG : 1;
  1749. __IOM uint32_t CC4IFLG : 1;
  1750. __IOM uint32_t COMIFLG : 1;
  1751. __IOM uint32_t TRGIFLG : 1;
  1752. __IOM uint32_t BRKIFLG : 1;
  1753. __IM uint32_t RESERVED1 : 1;
  1754. __IOM uint32_t CC1RCFLG : 1;
  1755. __IOM uint32_t CC2RCFLG : 1;
  1756. __IOM uint32_t CC3RCFLG : 1;
  1757. __IOM uint32_t CC4RCFLG : 1;
  1758. __IM uint32_t RESERVED2 : 19;
  1759. } STS_B;
  1760. };
  1761. /** @brief Software controls event generation registers */
  1762. union
  1763. {
  1764. __OM uint32_t CEG;
  1765. struct
  1766. {
  1767. __OM uint32_t UEG : 1;
  1768. __OM uint32_t CC1EG : 1;
  1769. __OM uint32_t CC2EG : 1;
  1770. __OM uint32_t CC3EG : 1;
  1771. __OM uint32_t CC4EG : 1;
  1772. __OM uint32_t COMG : 1;
  1773. __OM uint32_t TEG : 1;
  1774. __OM uint32_t BEG : 1;
  1775. __OM uint32_t RESERVED : 24;
  1776. } CEG_B;
  1777. };
  1778. /** @brief Capture the compare mode register 1 */
  1779. union
  1780. {
  1781. __IOM uint32_t CCM1;
  1782. /** @brief Compare mode */
  1783. struct
  1784. {
  1785. __IOM uint32_t CC1SEL : 2;
  1786. __IOM uint32_t OC1FEN : 1;
  1787. __IOM uint32_t OC1PEN : 1;
  1788. __IOM uint32_t OC1MOD : 3;
  1789. __IOM uint32_t OC1CEN : 1;
  1790. __IOM uint32_t CC2SEL : 2;
  1791. __IOM uint32_t OC2FEN : 1;
  1792. __IOM uint32_t OC2PEN : 1;
  1793. __IOM uint32_t OC2MOD : 3;
  1794. __IOM uint32_t OC2CEN : 1;
  1795. __IM uint32_t RESERVED : 16;
  1796. } CCM1_COMPARE_B;
  1797. /** @brief Capture mode */
  1798. struct
  1799. {
  1800. __IOM uint32_t CC1SEL : 2;
  1801. __IOM uint32_t IC1PSC : 2;
  1802. __IOM uint32_t IC1F : 4;
  1803. __IOM uint32_t CC2SEL : 2;
  1804. __IOM uint32_t IC2PSC : 2;
  1805. __IOM uint32_t IC2F : 4;
  1806. __IM uint32_t RESERVED : 16;
  1807. } CCM1_CAPTURE_B;
  1808. };
  1809. /** @brief Capture the compare mode register 2 */
  1810. union
  1811. {
  1812. __IOM uint32_t CCM2;
  1813. /** @brief Compare mode */
  1814. struct
  1815. {
  1816. __IOM uint32_t CC3SEL : 2;
  1817. __IOM uint32_t OC3FEN : 1;
  1818. __IOM uint32_t OC3PEN : 1;
  1819. __IOM uint32_t OC3MOD : 3;
  1820. __IOM uint32_t OC3CEN : 1;
  1821. __IOM uint32_t CC4SEL : 2;
  1822. __IOM uint32_t OC4FEN : 1;
  1823. __IOM uint32_t OC4PEN : 1;
  1824. __IOM uint32_t OC4MOD : 3;
  1825. __IOM uint32_t OC4CEN : 1;
  1826. __IM uint32_t RESERVED : 16;
  1827. } CCM2_COMPARE_B;
  1828. /** @brief Capture mode */
  1829. struct
  1830. {
  1831. __IOM uint32_t CC3SEL : 2;
  1832. __IOM uint32_t IC3PSC : 2;
  1833. __IOM uint32_t IC3F : 4;
  1834. __IOM uint32_t CC4SEL : 2;
  1835. __IOM uint32_t IC4PSC : 2;
  1836. __IOM uint32_t IC4F : 4;
  1837. __IM uint32_t RESERVED : 16;
  1838. } CCM2_CAPTURE_B;
  1839. };
  1840. /** @brief Channel control register */
  1841. union
  1842. {
  1843. __IOM uint32_t CCEN;
  1844. struct
  1845. {
  1846. __IOM uint32_t CC1EN : 1;
  1847. __IOM uint32_t CC1POL : 1;
  1848. __IOM uint32_t CC1NEN : 1;
  1849. __IOM uint32_t CC1NPOL : 1;
  1850. __IOM uint32_t CC2EN : 1;
  1851. __IOM uint32_t CC2POL : 1;
  1852. __IOM uint32_t CC2NEN : 1;
  1853. __IOM uint32_t CC2NPOL : 1;
  1854. __IOM uint32_t CC3EN : 1;
  1855. __IOM uint32_t CC3POL : 1;
  1856. __IOM uint32_t CC3NEN : 1;
  1857. __IOM uint32_t CC3NPOL : 1;
  1858. __IOM uint32_t CC4EN : 1;
  1859. __IOM uint32_t CC4POL : 1;
  1860. __IM uint32_t RESERVED : 18;
  1861. } CCEN_B;
  1862. };
  1863. /** @brief Counting register */
  1864. union
  1865. {
  1866. __IOM uint32_t CNT;
  1867. struct
  1868. {
  1869. __IOM uint32_t CNT : 16;
  1870. __IM uint32_t RESERVED : 16;
  1871. } CNT_B;
  1872. };
  1873. /** @brief Division register */
  1874. union
  1875. {
  1876. __IOM uint32_t PSC;
  1877. struct
  1878. {
  1879. __IOM uint32_t PSC : 16;
  1880. __IM uint32_t RESERVED : 16;
  1881. } PSC_B;
  1882. };
  1883. /** @brief Automatic reload register */
  1884. union
  1885. {
  1886. __IOM uint32_t AUTORLD;
  1887. struct
  1888. {
  1889. __IOM uint32_t AUTORLD : 16;
  1890. __IM uint32_t RESERVED : 16;
  1891. } AUTORLD_B;
  1892. };
  1893. /** @brief Repeat count register */
  1894. union
  1895. {
  1896. __IOM uint32_t REPCNT;
  1897. struct
  1898. {
  1899. __IOM uint32_t REPCNT : 8;
  1900. __IM uint32_t RESERVED : 24;
  1901. } REPCNT_B;
  1902. };
  1903. /** @brief Capture comparison register channel 1 */
  1904. union
  1905. {
  1906. __IOM uint32_t CC1;
  1907. struct
  1908. {
  1909. __IOM uint32_t CC1 : 16;
  1910. __IM uint32_t RESERVED : 16;
  1911. } CC1_B;
  1912. };
  1913. /** @brief Capture comparison register channel 2 */
  1914. union
  1915. {
  1916. __IOM uint32_t CC2;
  1917. struct
  1918. {
  1919. __IOM uint32_t CC2 : 16;
  1920. __IM uint32_t RESERVED : 16;
  1921. } CC2_B;
  1922. };
  1923. /** @brief Capture comparison register channel 3 */
  1924. union
  1925. {
  1926. __IOM uint32_t CC3;
  1927. struct
  1928. {
  1929. __IOM uint32_t CC3 : 16;
  1930. __IM uint32_t RESERVED : 16;
  1931. } CC3_B;
  1932. };
  1933. /** @brief Capture comparison register channel 4 */
  1934. union
  1935. {
  1936. __IOM uint32_t CC4;
  1937. struct
  1938. {
  1939. __IOM uint32_t CC4 : 16;
  1940. __IM uint32_t RESERVED : 16;
  1941. } CC4_B;
  1942. };
  1943. /** @brief Brake and dead zone registers */
  1944. union
  1945. {
  1946. __IOM uint32_t BDT;
  1947. struct
  1948. {
  1949. __IOM uint32_t DTS : 8;
  1950. __IOM uint32_t LOCKCFG : 2;
  1951. __IOM uint32_t IMOS : 1;
  1952. __IOM uint32_t RMOS : 1;
  1953. __IOM uint32_t BRKEN : 1;
  1954. __IOM uint32_t BRKPOL : 1;
  1955. __IOM uint32_t AOEN : 1;
  1956. __IOM uint32_t MOEN : 1;
  1957. __IM uint32_t RESERVED : 16;
  1958. } BDT_B;
  1959. };
  1960. /** @brief DMA control register */
  1961. union
  1962. {
  1963. __IOM uint32_t DCTRL;
  1964. struct
  1965. {
  1966. __IOM uint32_t DBADDR : 5;
  1967. __IM uint32_t RESERVED1 : 3;
  1968. __IOM uint32_t DBLEN : 5;
  1969. __IM uint32_t RESERVED2 : 19;
  1970. } DCTRL_B;
  1971. };
  1972. /** @brief Consecutive DMA addresses */
  1973. union
  1974. {
  1975. __IOM uint32_t DMADDR;
  1976. struct
  1977. {
  1978. __IOM uint32_t DMADDR : 16;
  1979. __IM uint32_t RESERVED2 : 16;
  1980. } DMADDR_B;
  1981. };
  1982. } TMR_T;
  1983. /**
  1984. * @brief Direct Memory Access register(DMA)
  1985. */
  1986. typedef struct
  1987. {
  1988. /** @brief Interrupt status register */
  1989. union
  1990. {
  1991. __IM uint32_t INTSTS;
  1992. struct
  1993. {
  1994. __IM uint32_t GINTFLG1 : 1;
  1995. __IM uint32_t TCFLG1 : 1;
  1996. __IM uint32_t HTFLG1 : 1;
  1997. __IM uint32_t TERRFLG1 : 1;
  1998. __IM uint32_t GINTFLG2 : 1;
  1999. __IM uint32_t TCFLG2 : 1;
  2000. __IM uint32_t HTFLG2 : 1;
  2001. __IM uint32_t TERRFLG2 : 1;
  2002. __IM uint32_t GINTFLG3 : 1;
  2003. __IM uint32_t TCFLG3 : 1;
  2004. __IM uint32_t HTFLG3 : 1;
  2005. __IM uint32_t TERRFLG3 : 1;
  2006. __IM uint32_t GINTFLG4 : 1;
  2007. __IM uint32_t TCFLG4 : 1;
  2008. __IM uint32_t HTFLG4 : 1;
  2009. __IM uint32_t TERRFLG4 : 1;
  2010. __IM uint32_t GINTFLG5 : 1;
  2011. __IM uint32_t TCFLG5 : 1;
  2012. __IM uint32_t HTFLG5 : 1;
  2013. __IM uint32_t TERRFLG5 : 1;
  2014. __IM uint32_t GINTFLG6 : 1;
  2015. __IM uint32_t TCFLG6 : 1;
  2016. __IM uint32_t HTFLG6 : 1;
  2017. __IM uint32_t TERRFLG6 : 1;
  2018. __IM uint32_t GINTFLG7 : 1;
  2019. __IM uint32_t TCFLG7 : 1;
  2020. __IM uint32_t HTFLG7 : 1;
  2021. __IM uint32_t TERRFLG7 : 1;
  2022. __IM uint32_t RESERVED : 4;
  2023. } INTSTS_B;
  2024. };
  2025. /** @brief Interrupt reset register */
  2026. union
  2027. {
  2028. __OM uint32_t INTFCLR;
  2029. struct
  2030. {
  2031. __OM uint32_t GINTCLR1 : 1;
  2032. __OM uint32_t TCCLR1 : 1;
  2033. __OM uint32_t HTCLR1 : 1;
  2034. __OM uint32_t TERRCLR1 : 1;
  2035. __OM uint32_t GINTCLR2 : 1;
  2036. __OM uint32_t TCCLR2 : 1;
  2037. __OM uint32_t HTCLR2 : 1;
  2038. __OM uint32_t TERRCLR2 : 1;
  2039. __OM uint32_t GINTCLR3 : 1;
  2040. __OM uint32_t TCCLR3 : 1;
  2041. __OM uint32_t HTCLR3 : 1;
  2042. __OM uint32_t TERRCLR3 : 1;
  2043. __OM uint32_t GINTCLR4 : 1;
  2044. __OM uint32_t TCCLR4 : 1;
  2045. __OM uint32_t HTCLR4 : 1;
  2046. __OM uint32_t TERRCLR4 : 1;
  2047. __OM uint32_t GINTCLR5 : 1;
  2048. __OM uint32_t TCCLR5 : 1;
  2049. __OM uint32_t HTCLR5 : 1;
  2050. __OM uint32_t TERRCLR5 : 1;
  2051. __OM uint32_t GINTCLR6 : 1;
  2052. __OM uint32_t TCCLR6 : 1;
  2053. __OM uint32_t HTCLR6 : 1;
  2054. __OM uint32_t TERRCLR6 : 1;
  2055. __OM uint32_t GINTCLR7 : 1;
  2056. __OM uint32_t TCCLR7 : 1;
  2057. __OM uint32_t HTCLR7 : 1;
  2058. __OM uint32_t TERRCLR7 : 1;
  2059. __IM uint32_t RESERVED : 4;
  2060. } INTFCLR_B;
  2061. };
  2062. } DMA_T;
  2063. /**
  2064. * @brief DMA Channel register
  2065. */
  2066. typedef struct
  2067. {
  2068. /** @brief DMA Channel setup register */
  2069. union
  2070. {
  2071. __IOM uint32_t CHCFG;
  2072. struct
  2073. {
  2074. __IOM uint32_t CHEN : 1;
  2075. __IOM uint32_t TCINTEN : 1;
  2076. __IOM uint32_t HTINTEN : 1;
  2077. __IOM uint32_t TERRINTEN : 1;
  2078. __IOM uint32_t DIRCFG : 1;
  2079. __IOM uint32_t CIRMODE : 1;
  2080. __IOM uint32_t PERIMODE : 1;
  2081. __IOM uint32_t MIMODE : 1;
  2082. __IOM uint32_t PERSIZE : 2;
  2083. __IOM uint32_t MEMSIZE : 2;
  2084. __IOM uint32_t CHPL : 2;
  2085. __IOM uint32_t M2MMODE : 1;
  2086. __IM uint32_t RESERVED : 17;
  2087. } CHCFG_B;
  2088. };
  2089. /** @brief DMA Channel transfer number register*/
  2090. union
  2091. {
  2092. __IOM uint32_t CHNDATA;
  2093. struct
  2094. {
  2095. __IOM uint32_t NDATA : 16;
  2096. __IM uint32_t RESERVED : 16;
  2097. } CHNDATA_B;
  2098. };
  2099. /** @brief DMA Channel peripheral address register */
  2100. union
  2101. {
  2102. __IOM uint32_t CHPADDR;
  2103. struct
  2104. {
  2105. __IOM uint32_t PERADDR : 32;
  2106. } CHPADDR_B;
  2107. };
  2108. /** @brief DMA Channel memory address register */
  2109. union
  2110. {
  2111. __IOM uint32_t CHMADDR;
  2112. struct
  2113. {
  2114. __IOM uint32_t MEMADDR : 32;
  2115. } CHMADDR_B;
  2116. };
  2117. } DMA_Channel_T;
  2118. /**
  2119. * @brief CAN sending mailbox
  2120. */
  2121. typedef struct
  2122. {
  2123. /** @brief CAN Each mailbox contains the sending mailbox identifier register */
  2124. union
  2125. {
  2126. __IOM uint32_t TXMID;
  2127. struct
  2128. {
  2129. __IOM uint32_t TXMREQ : 1;
  2130. __IOM uint32_t TXRFREQ : 1;
  2131. __IOM uint32_t IDTYPESEL : 1;
  2132. __IOM uint32_t EXTID : 18;
  2133. __IOM uint32_t STDID : 11;
  2134. } TXMID_B;
  2135. };
  2136. /** @brief CAN Send the mailbox data length and timestamp register */
  2137. union
  2138. {
  2139. __IOM uint32_t TXDLEN;
  2140. struct
  2141. {
  2142. __IOM uint32_t DLCODE : 4;
  2143. __IM uint32_t RESERVED1 : 28;
  2144. } TXDLEN_B;
  2145. };
  2146. /** @brief CAN Send mailbox low byte data register */
  2147. union
  2148. {
  2149. __IOM uint32_t TXMDL;
  2150. struct
  2151. {
  2152. __IOM uint32_t DATABYTE0 : 8;
  2153. __IOM uint32_t DATABYTE1 : 8;
  2154. __IOM uint32_t DATABYTE2 : 8;
  2155. __IOM uint32_t DATABYTE3 : 8;
  2156. } TXMDL_B;
  2157. };
  2158. /** @brief CAN Send mailbox High byte data register */
  2159. union
  2160. {
  2161. __IOM uint32_t TXMDH;
  2162. struct
  2163. {
  2164. __IOM uint32_t DATABYTE4 : 8;
  2165. __IOM uint32_t DATABYTE5 : 8;
  2166. __IOM uint32_t DATABYTE6 : 8;
  2167. __IOM uint32_t DATABYTE7 : 8;
  2168. } TXMDH_B;
  2169. };
  2170. } CAN_TxMailBox_T;
  2171. /**
  2172. * @brief CAN receive mailbox
  2173. */
  2174. typedef struct
  2175. {
  2176. /** @brief CAN Each mailbox contains the receive mailbox identifier register */
  2177. union
  2178. {
  2179. __IM uint32_t RXMID;
  2180. struct
  2181. {
  2182. __IM uint32_t RESERVED : 1;
  2183. __IM uint32_t RFTXREQ : 1;
  2184. __IM uint32_t IDTYPESEL : 1;
  2185. __IM uint32_t EXTID : 18;
  2186. __IM uint32_t STDID : 11;
  2187. } RXMID_B;
  2188. };
  2189. /** @brief CAN receive the mailbox data length and timestamp register */
  2190. union
  2191. {
  2192. __IM uint32_t RXDLEN;
  2193. struct
  2194. {
  2195. __IM uint32_t DLCODE : 4;
  2196. __IM uint32_t RESERVED1 : 4;
  2197. __IM uint32_t FMIDX : 8;
  2198. __IM uint32_t RESERVED2 : 16;
  2199. } RXDLEN_B;
  2200. };
  2201. /** @brief CAN receive mailbox low byte data register */
  2202. union
  2203. {
  2204. __IM uint32_t RXMDL;
  2205. struct
  2206. {
  2207. __IM uint32_t DATABYTE0 : 8;
  2208. __IM uint32_t DATABYTE1 : 8;
  2209. __IM uint32_t DATABYTE2 : 8;
  2210. __IM uint32_t DATABYTE3 : 8;
  2211. } RXMDL_B;
  2212. };
  2213. /** @briefCAN receive mailbox High byte data register */
  2214. union
  2215. {
  2216. __IOM uint32_t RXMDH;
  2217. struct
  2218. {
  2219. __IM uint32_t DATABYTE4 : 8;
  2220. __IM uint32_t DATABYTE5 : 8;
  2221. __IM uint32_t DATABYTE6 : 8;
  2222. __IM uint32_t DATABYTE7 : 8;
  2223. } RXMDH_B;
  2224. };
  2225. } CAN_RxMailBox_T;
  2226. /**
  2227. * @brief CAN Filter bank register
  2228. */
  2229. typedef struct
  2230. {
  2231. /** @brief CAN Filter bank register 1 */
  2232. union
  2233. {
  2234. __IOM uint32_t FBANK1;
  2235. struct
  2236. {
  2237. __IOM uint32_t FBIT0 : 1;
  2238. __IOM uint32_t FBIT1 : 1;
  2239. __IOM uint32_t FBIT2 : 1;
  2240. __IOM uint32_t FBIT3 : 1;
  2241. __IOM uint32_t FBIT4 : 1;
  2242. __IOM uint32_t FBIT5 : 1;
  2243. __IOM uint32_t FBIT6 : 1;
  2244. __IOM uint32_t FBIT7 : 1;
  2245. __IOM uint32_t FBIT8 : 1;
  2246. __IOM uint32_t FBIT9 : 1;
  2247. __IOM uint32_t FBIT10 : 1;
  2248. __IOM uint32_t FBIT11 : 1;
  2249. __IOM uint32_t FBIT12 : 1;
  2250. __IOM uint32_t FBIT13 : 1;
  2251. __IOM uint32_t FBIT14 : 1;
  2252. __IOM uint32_t FBIT15 : 1;
  2253. __IOM uint32_t FBIT16 : 1;
  2254. __IOM uint32_t FBIT17 : 1;
  2255. __IOM uint32_t FBIT18 : 1;
  2256. __IOM uint32_t FBIT19 : 1;
  2257. __IOM uint32_t FBIT20 : 1;
  2258. __IOM uint32_t FBIT21 : 1;
  2259. __IOM uint32_t FBIT22 : 1;
  2260. __IOM uint32_t FBIT23 : 1;
  2261. __IOM uint32_t FBIT24 : 1;
  2262. __IOM uint32_t FBIT25 : 1;
  2263. __IOM uint32_t FBIT26 : 1;
  2264. __IOM uint32_t FBIT27 : 1;
  2265. __IOM uint32_t FBIT28 : 1;
  2266. __IOM uint32_t FBIT29 : 1;
  2267. __IOM uint32_t FBIT30 : 1;
  2268. __IOM uint32_t FBIT31 : 1;
  2269. } FBANK1_B;
  2270. };
  2271. /** @brief CAN Filter bank register 1 */
  2272. union
  2273. {
  2274. __IOM uint32_t FBANK2;
  2275. struct
  2276. {
  2277. __IOM uint32_t FBIT0 : 1;
  2278. __IOM uint32_t FBIT1 : 1;
  2279. __IOM uint32_t FBIT2 : 1;
  2280. __IOM uint32_t FBIT3 : 1;
  2281. __IOM uint32_t FBIT4 : 1;
  2282. __IOM uint32_t FBIT5 : 1;
  2283. __IOM uint32_t FBIT6 : 1;
  2284. __IOM uint32_t FBIT7 : 1;
  2285. __IOM uint32_t FBIT8 : 1;
  2286. __IOM uint32_t FBIT9 : 1;
  2287. __IOM uint32_t FBIT10 : 1;
  2288. __IOM uint32_t FBIT11 : 1;
  2289. __IOM uint32_t FBIT12 : 1;
  2290. __IOM uint32_t FBIT13 : 1;
  2291. __IOM uint32_t FBIT14 : 1;
  2292. __IOM uint32_t FBIT15 : 1;
  2293. __IOM uint32_t FBIT16 : 1;
  2294. __IOM uint32_t FBIT17 : 1;
  2295. __IOM uint32_t FBIT18 : 1;
  2296. __IOM uint32_t FBIT19 : 1;
  2297. __IOM uint32_t FBIT20 : 1;
  2298. __IOM uint32_t FBIT21 : 1;
  2299. __IOM uint32_t FBIT22 : 1;
  2300. __IOM uint32_t FBIT23 : 1;
  2301. __IOM uint32_t FBIT24 : 1;
  2302. __IOM uint32_t FBIT25 : 1;
  2303. __IOM uint32_t FBIT26 : 1;
  2304. __IOM uint32_t FBIT27 : 1;
  2305. __IOM uint32_t FBIT28 : 1;
  2306. __IOM uint32_t FBIT29 : 1;
  2307. __IOM uint32_t FBIT30 : 1;
  2308. __IOM uint32_t FBIT31 : 1;
  2309. } FBANK2_B;
  2310. };
  2311. } CAN_FilterRegister_T;
  2312. /**
  2313. * @brief Controller Area Network(CAN)
  2314. */
  2315. typedef struct
  2316. {
  2317. /** @brief CAN Master control register */
  2318. union
  2319. {
  2320. __IOM uint32_t MCTRL;
  2321. struct
  2322. {
  2323. __IOM uint32_t INITREQ : 1;
  2324. __IOM uint32_t SLEEPREQ : 1;
  2325. __IOM uint32_t TXFPCFG : 1;
  2326. __IOM uint32_t RXFLOCK : 1;
  2327. __IOM uint32_t ARTXMD : 1;
  2328. __IOM uint32_t AWUPCFG : 1;
  2329. __IOM uint32_t ALBOFFM : 1;
  2330. __IM uint32_t RESERVED1 : 8;
  2331. __IOM uint32_t SWRST : 1;
  2332. __IOM uint32_t DBGFRZE : 1;
  2333. __IM uint32_t RESERVED2 : 15;
  2334. } MCTRL_B;
  2335. };
  2336. /** @brief CAN Master States register */
  2337. union
  2338. {
  2339. __IOM uint32_t MSTS;
  2340. struct
  2341. {
  2342. __IM uint32_t INITFLG : 1;
  2343. __IM uint32_t SLEEPFLG : 1;
  2344. __IOM uint32_t ERRIFLG : 1;
  2345. __IOM uint32_t WUPIFLG : 1;
  2346. __IOM uint32_t SLEEPIFLG : 1;
  2347. __IM uint32_t RESERVED1 : 3;
  2348. __IM uint32_t TXMFLG : 1;
  2349. __IM uint32_t RXMFLG : 1;
  2350. __IM uint32_t LSAMVALUE : 1;
  2351. __IM uint32_t RXSIGL : 1;
  2352. __IM uint32_t RESERVED2 : 20;
  2353. } MSTS_B;
  2354. };
  2355. /** @brief CAN Send States register */
  2356. union
  2357. {
  2358. __IOM uint32_t TXSTS;
  2359. struct
  2360. {
  2361. __IOM uint32_t REQCFLG0 : 1;
  2362. __IOM uint32_t TXSUSFLG0 : 1;
  2363. __IOM uint32_t ARBLSTFLG0 : 1;
  2364. __IOM uint32_t TXERRFLG0 : 1;
  2365. __IM uint32_t RESERVED1 : 3;
  2366. __IOM uint32_t ABREQFLG0 : 1;
  2367. __IOM uint32_t REQCFLG1 : 1;
  2368. __IOM uint32_t TXSUSFLG1 : 1;
  2369. __IOM uint32_t ARBLSTFLG1 : 1;
  2370. __IOM uint32_t TXERRFLG1 : 1;
  2371. __IM uint32_t RESERVED2 : 3;
  2372. __IOM uint32_t ABREQFLG1 : 1;
  2373. __IOM uint32_t REQCFLG2 : 1;
  2374. __IOM uint32_t TXSUSFLG2 : 1;
  2375. __IOM uint32_t ARBLSTFLG2 : 1;
  2376. __IOM uint32_t TXERRFLG2 : 1;
  2377. __IM uint32_t RESERVED3 : 3;
  2378. __IOM uint32_t ABREQFLG2 : 1;
  2379. __IM uint32_t EMNUM : 2;
  2380. __IM uint32_t TXMEFLG0 : 1;
  2381. __IM uint32_t TXMEFLG1 : 1;
  2382. __IM uint32_t TXMEFLG2 : 1;
  2383. __IM uint32_t LOWESTP0 : 1;
  2384. __IM uint32_t LOWESTP1 : 1;
  2385. __IM uint32_t LOWESTP2 : 1;
  2386. } TXSTS_B;
  2387. };
  2388. /** @brief CAN Receive FIFO 0 register */
  2389. union
  2390. {
  2391. __IOM uint32_t RXF0;
  2392. struct
  2393. {
  2394. __IM uint32_t FMNUM0 : 2;
  2395. __IM uint32_t RESERVED : 1;
  2396. __IOM uint32_t FFULLFLG0 : 1;
  2397. __IOM uint32_t FOVRFLG0 : 1;
  2398. __IOM uint32_t RFOM0 : 1;
  2399. __IM uint32_t RESERVED2 : 26;
  2400. } RXF0_B;
  2401. };
  2402. /** @brief CAN Receive FIFO 1 register */
  2403. union
  2404. {
  2405. __IOM uint32_t RXF1;
  2406. struct
  2407. {
  2408. __IM uint32_t FMNUM1 : 2;
  2409. __IM uint32_t RESERVED1 : 1;
  2410. __IOM uint32_t FFULLFLG1 : 1;
  2411. __IOM uint32_t FOVRFLG1 : 1;
  2412. __IOM uint32_t RFOM1 : 1;
  2413. __IM uint32_t RESERVED2 : 26;
  2414. } RXF1_B;
  2415. };
  2416. /** @brief CAN Interrupts register */
  2417. union
  2418. {
  2419. __IOM uint32_t INTEN;
  2420. struct
  2421. {
  2422. __IOM uint32_t TXMEIEN : 1;
  2423. __IOM uint32_t FMIEN0 : 1;
  2424. __IOM uint32_t FFULLIEN0 : 1;
  2425. __IOM uint32_t FOVRIEN0 : 1;
  2426. __IOM uint32_t FMIEN1 : 1;
  2427. __IOM uint32_t FFULLIEN1 : 1;
  2428. __IOM uint32_t FOVRIEN1 : 1;
  2429. __IM uint32_t RESERVED1 : 1;
  2430. __IOM uint32_t ERRWIEN : 1;
  2431. __IOM uint32_t ERRPIEN : 1;
  2432. __IOM uint32_t BOFFIEN : 1;
  2433. __IOM uint32_t LECIEN : 1;
  2434. __IM uint32_t RESERVED2 : 3;
  2435. __IOM uint32_t ERRIEN : 1;
  2436. __IOM uint32_t WUPIEN : 1;
  2437. __IOM uint32_t SLEEPIEN : 1;
  2438. __IM uint32_t RESERVED3 : 14;
  2439. } INTEN_B;
  2440. };
  2441. /** @brief CAN Error States register */
  2442. union
  2443. {
  2444. __IOM uint32_t ERRSTS;
  2445. struct
  2446. {
  2447. __IM uint32_t ERRWFLG : 1;
  2448. __IM uint32_t ERRPFLG : 1;
  2449. __IM uint32_t BOFLG : 1;
  2450. __IM uint32_t RESERVED1 : 1;
  2451. __IOM uint32_t LERRC : 3;
  2452. __IM uint32_t RESERVED2 : 9;
  2453. __IM uint32_t TXERRCNT : 8;
  2454. __IM uint32_t RXERRCNT : 8;
  2455. } ERRSTS_B;
  2456. };
  2457. /** @brief CAN Bit Time register */
  2458. union
  2459. {
  2460. __IOM uint32_t BITTIM;
  2461. struct
  2462. {
  2463. __IOM uint32_t BRPSC : 10;
  2464. __IM uint32_t RESERVED1 : 6;
  2465. __IOM uint32_t TIMSEG1 : 4;
  2466. __IOM uint32_t TIMSEG2 : 3;
  2467. __IM uint32_t RESERVED2 : 1;
  2468. __IOM uint32_t RSYNJW : 2;
  2469. __IM uint32_t RESERVED3 : 4;
  2470. __IOM uint32_t LBKMEN : 1;
  2471. __IOM uint32_t SILMEN : 1;
  2472. } BITTIM_B;
  2473. };
  2474. __IM uint32_t RESERVED0[88];
  2475. CAN_TxMailBox_T sTxMailBox[3];
  2476. CAN_RxMailBox_T sRxMailBox[2];
  2477. __IM uint32_t RESERVED1[12];
  2478. /** @brief CAN Filter the master control register */
  2479. union
  2480. {
  2481. __IOM uint32_t FCTRL;
  2482. struct
  2483. {
  2484. __IOM uint32_t FINITEN : 1;
  2485. __IM uint32_t RESERVED1 : 7;
  2486. __IOM uint32_t CAN2SB : 6;
  2487. __IM uint32_t RESERVED2 : 18;
  2488. } FCTRL_B;
  2489. };
  2490. /** @brief CAN Filter register */
  2491. union
  2492. {
  2493. __IOM uint32_t FMCFG;
  2494. struct
  2495. {
  2496. __IOM uint32_t FMCFG0 : 1;
  2497. __IOM uint32_t FMCFG1 : 1;
  2498. __IOM uint32_t FMCFG2 : 1;
  2499. __IOM uint32_t FMCFG3 : 1;
  2500. __IOM uint32_t FMCFG4 : 1;
  2501. __IOM uint32_t FMCFG5 : 1;
  2502. __IOM uint32_t FMCFG6 : 1;
  2503. __IOM uint32_t FMCFG7 : 1;
  2504. __IOM uint32_t FMCFG8 : 1;
  2505. __IOM uint32_t FMCFG9 : 1;
  2506. __IOM uint32_t FMCFG10 : 1;
  2507. __IOM uint32_t FMCFG11 : 1;
  2508. __IOM uint32_t FMCFG12 : 1;
  2509. __IOM uint32_t FMCFG13 : 1;
  2510. __IOM uint32_t FMCFG14 : 1;
  2511. __IOM uint32_t FMCFG15 : 1;
  2512. __IOM uint32_t FMCFG16 : 1;
  2513. __IOM uint32_t FMCFG17 : 1;
  2514. __IOM uint32_t FMCFG18 : 1;
  2515. __IOM uint32_t FMCFG19 : 1;
  2516. __IOM uint32_t FMCFG20 : 1;
  2517. __IOM uint32_t FMCFG21 : 1;
  2518. __IOM uint32_t FMCFG22 : 1;
  2519. __IOM uint32_t FMCFG23 : 1;
  2520. __IOM uint32_t FMCFG24 : 1;
  2521. __IOM uint32_t FMCFG25 : 1;
  2522. __IOM uint32_t FMCFG26 : 1;
  2523. __IOM uint32_t FMCFG27 : 1;
  2524. __IM uint32_t RESERVED : 4;
  2525. } FMCFG_B;
  2526. };
  2527. __IM uint32_t RESERVED2;
  2528. /** @brief CAN Filter bit scale register */
  2529. union
  2530. {
  2531. __IOM uint32_t FSCFG;
  2532. struct
  2533. {
  2534. __IOM uint32_t FSCFG0 : 1;
  2535. __IOM uint32_t FSCFG1 : 1;
  2536. __IOM uint32_t FSCFG2 : 1;
  2537. __IOM uint32_t FSCFG3 : 1;
  2538. __IOM uint32_t FSCFG4 : 1;
  2539. __IOM uint32_t FSCFG5 : 1;
  2540. __IOM uint32_t FSCFG6 : 1;
  2541. __IOM uint32_t FSCFG7 : 1;
  2542. __IOM uint32_t FSCFG8 : 1;
  2543. __IOM uint32_t FSCFG9 : 1;
  2544. __IOM uint32_t FSCFG10 : 1;
  2545. __IOM uint32_t FSCFG11 : 1;
  2546. __IOM uint32_t FSCFG12 : 1;
  2547. __IOM uint32_t FSCFG13 : 1;
  2548. __IOM uint32_t FSCFG14 : 1;
  2549. __IOM uint32_t FSCFG15 : 1;
  2550. __IOM uint32_t FSCFG16 : 1;
  2551. __IOM uint32_t FSCFG17 : 1;
  2552. __IOM uint32_t FSCFG18 : 1;
  2553. __IOM uint32_t FSCFG19 : 1;
  2554. __IOM uint32_t FSCFG20 : 1;
  2555. __IOM uint32_t FSCFG21 : 1;
  2556. __IOM uint32_t FSCFG22 : 1;
  2557. __IOM uint32_t FSCFG23 : 1;
  2558. __IOM uint32_t FSCFG24 : 1;
  2559. __IOM uint32_t FSCFG25 : 1;
  2560. __IOM uint32_t FSCFG26 : 1;
  2561. __IOM uint32_t FSCFG27 : 1;
  2562. __IM uint32_t RESERVED : 4;
  2563. }FSCFG_B;
  2564. };
  2565. __IM uint32_t RESERVED3;
  2566. /** @brief CAN Filter FIFO associated registers */
  2567. union
  2568. {
  2569. __IOM uint32_t FFASS;
  2570. struct
  2571. {
  2572. __IOM uint32_t FFASS0 : 1;
  2573. __IOM uint32_t FFASS1 : 1;
  2574. __IOM uint32_t FFASS2 : 1;
  2575. __IOM uint32_t FFASS3 : 1;
  2576. __IOM uint32_t FFASS4 : 1;
  2577. __IOM uint32_t FFASS5 : 1;
  2578. __IOM uint32_t FFASS6 : 1;
  2579. __IOM uint32_t FFASS7 : 1;
  2580. __IOM uint32_t FFASS8 : 1;
  2581. __IOM uint32_t FFASS9 : 1;
  2582. __IOM uint32_t FFASS10 : 1;
  2583. __IOM uint32_t FFASS11 : 1;
  2584. __IOM uint32_t FFASS12 : 1;
  2585. __IOM uint32_t FFASS13 : 1;
  2586. __IOM uint32_t FFASS14 : 1;
  2587. __IOM uint32_t FFASS15 : 1;
  2588. __IOM uint32_t FFASS16 : 1;
  2589. __IOM uint32_t FFASS17 : 1;
  2590. __IOM uint32_t FFASS18 : 1;
  2591. __IOM uint32_t FFASS19 : 1;
  2592. __IOM uint32_t FFASS20 : 1;
  2593. __IOM uint32_t FFASS21 : 1;
  2594. __IOM uint32_t FFASS22 : 1;
  2595. __IOM uint32_t FFASS23 : 1;
  2596. __IOM uint32_t FFASS24 : 1;
  2597. __IOM uint32_t FFASS25 : 1;
  2598. __IOM uint32_t FFASS26 : 1;
  2599. __IOM uint32_t FFASS27 : 1;
  2600. __IM uint32_t RESERVED : 4;
  2601. } FFASS_B;
  2602. };
  2603. __IM uint32_t RESERVED4;
  2604. /** @brief CAN Filter activation register */
  2605. union
  2606. {
  2607. __IOM uint32_t FACT;
  2608. struct
  2609. {
  2610. __IOM uint32_t FACT0 : 1;
  2611. __IOM uint32_t FACT1 : 1;
  2612. __IOM uint32_t FACT2 : 1;
  2613. __IOM uint32_t FACT3 : 1;
  2614. __IOM uint32_t FACT4 : 1;
  2615. __IOM uint32_t FACT5 : 1;
  2616. __IOM uint32_t FACT6 : 1;
  2617. __IOM uint32_t FACT7 : 1;
  2618. __IOM uint32_t FACT8 : 1;
  2619. __IOM uint32_t FACT9 : 1;
  2620. __IOM uint32_t FACT10 : 1;
  2621. __IOM uint32_t FACT11 : 1;
  2622. __IOM uint32_t FACT12 : 1;
  2623. __IOM uint32_t FACT13 : 1;
  2624. __IOM uint32_t FACT14 : 1;
  2625. __IOM uint32_t FACT15 : 1;
  2626. __IOM uint32_t FACT16 : 1;
  2627. __IOM uint32_t FACT17 : 1;
  2628. __IOM uint32_t FACT18 : 1;
  2629. __IOM uint32_t FACT19 : 1;
  2630. __IOM uint32_t FACT20 : 1;
  2631. __IOM uint32_t FACT21 : 1;
  2632. __IOM uint32_t FACT22 : 1;
  2633. __IOM uint32_t FACT23 : 1;
  2634. __IOM uint32_t FACT24 : 1;
  2635. __IOM uint32_t FACT25 : 1;
  2636. __IOM uint32_t FACT26 : 1;
  2637. __IOM uint32_t FACT27 : 1;
  2638. __IM uint32_t RESERVED : 4;
  2639. } FACT_B;
  2640. };
  2641. __IM uint32_t RESERVED5[8];
  2642. CAN_FilterRegister_T sFilterRegister[28];
  2643. } CAN_T;
  2644. /**
  2645. * @brief I2C register (I2C)
  2646. */
  2647. typedef struct
  2648. {
  2649. /** @brief Control register 1 */
  2650. union
  2651. {
  2652. __IOM uint32_t CTRL1;
  2653. struct
  2654. {
  2655. __IOM uint32_t I2CEN : 1;
  2656. __IOM uint32_t SMBEN : 1;
  2657. __IM uint32_t RESERVED1 : 1;
  2658. __IOM uint32_t SMBTCFG : 1;
  2659. __IOM uint32_t ARPEN : 1;
  2660. __IOM uint32_t PECEN : 1;
  2661. __IOM uint32_t SRBEN : 1;
  2662. __IOM uint32_t CLKSTRETCHD : 1;
  2663. __IOM uint32_t START : 1;
  2664. __IOM uint32_t STOP : 1;
  2665. __IOM uint32_t ACKEN : 1;
  2666. __IOM uint32_t ACKPOS : 1;
  2667. __IOM uint32_t PEC : 1;
  2668. __IOM uint32_t ALERTEN : 1;
  2669. __IM uint32_t RESERVED2 : 1;
  2670. __IOM uint32_t SWRST : 1;
  2671. __IM uint32_t RESERVED3 : 16;
  2672. } CTRL1_B;
  2673. } ;
  2674. /** @brief Control register 2 */
  2675. union
  2676. {
  2677. __IOM uint32_t CTRL2;
  2678. struct
  2679. {
  2680. __IOM uint32_t CLKFCFG : 6;
  2681. __IM uint32_t RESERVED1 : 2;
  2682. __IOM uint32_t ERRIEN : 1;
  2683. __IOM uint32_t EVIEN : 1;
  2684. __IOM uint32_t BUFIEN : 1;
  2685. __IOM uint32_t DMAEN : 1;
  2686. __IOM uint32_t LTCFG : 1;
  2687. __IM uint32_t RESERVED2 : 19;
  2688. } CTRL2_B;
  2689. } ;
  2690. /** @brief Slave machine address register 1 */
  2691. union
  2692. {
  2693. __IOM uint32_t SADDR1;
  2694. struct
  2695. {
  2696. __IOM uint32_t ADDR0 : 1;
  2697. __IOM uint32_t ADDR1_7 : 7;
  2698. __IOM uint32_t ADDR8_9 : 2;
  2699. __IM uint32_t RESERVED1 : 5;
  2700. __IOM uint32_t ADDRLEN : 1;
  2701. __IM uint32_t RESERVED2 : 16;
  2702. } SADDR1_B;
  2703. };
  2704. /** @brief Slave machine address register 2 */
  2705. union
  2706. {
  2707. __IOM uint32_t SADDR2;
  2708. struct
  2709. {
  2710. __IOM uint32_t ADDRNUM : 1;
  2711. __IOM uint32_t ADDR2 : 7;
  2712. __IM uint32_t RESERVED : 24;
  2713. } SADDR2_B;
  2714. };
  2715. /** @brief Cache data register */
  2716. union
  2717. {
  2718. __IOM uint32_t DATA;
  2719. struct
  2720. {
  2721. __IOM uint32_t DATA : 8;
  2722. __IM uint32_t RESERVED : 24;
  2723. } DATA_B;
  2724. };
  2725. /** @brief Status register 1 */
  2726. union
  2727. {
  2728. __IOM uint32_t STS1;
  2729. struct
  2730. {
  2731. __IM uint32_t STARTFLG : 1;
  2732. __IM uint32_t ADDRFLG : 1;
  2733. __IM uint32_t BTCFLG : 1;
  2734. __IM uint32_t ADDR10FLG : 1;
  2735. __IM uint32_t STOPFLG : 1;
  2736. __IM uint32_t RESERVED1 : 1;
  2737. __IM uint32_t RXBNEFLG : 1;
  2738. __IM uint32_t TXBEFLG : 1;
  2739. __IOM uint32_t BERRFLG : 1;
  2740. __IOM uint32_t ALFLG : 1;
  2741. __IOM uint32_t AEFLG : 1;
  2742. __IOM uint32_t OVRURFLG : 1;
  2743. __IOM uint32_t PECEFLG : 1;
  2744. __IM uint32_t RESERVED2 : 1;
  2745. __IOM uint32_t TTEFLG : 1;
  2746. __IOM uint32_t SMBALTFLG : 1;
  2747. __IM uint32_t RESERVED3 : 16;
  2748. } STS1_B;
  2749. };
  2750. /** @brief Status register 2 */
  2751. union
  2752. {
  2753. __IOM uint32_t STS2;
  2754. struct
  2755. {
  2756. __IM uint32_t MSFLG : 1;
  2757. __IM uint32_t BUSBSYFLG : 1;
  2758. __IM uint32_t TRFLG : 1;
  2759. __IM uint32_t RESERVED1 : 1;
  2760. __IM uint32_t GENCALLFLG : 1;
  2761. __IM uint32_t SMBDADDRFLG : 1;
  2762. __IM uint32_t SMMHADDR : 1;
  2763. __IM uint32_t DUALADDRFLG : 1;
  2764. __IM uint32_t PECVALUE : 8;
  2765. __IM uint32_t RESERVED2 : 16;
  2766. } STS2_B;
  2767. };
  2768. /** @brief Clock control register */
  2769. union
  2770. {
  2771. __IOM uint32_t CLKCTRL;
  2772. struct
  2773. {
  2774. __IOM uint32_t CLKS : 12;
  2775. __IM uint32_t RESERVED1 : 2;
  2776. __IOM uint32_t FDUTYCFG : 1;
  2777. __IOM uint32_t SPEEDCFG : 1;
  2778. __IM uint32_t RESERVED2 : 16;
  2779. } CLKCTRL_B;
  2780. };
  2781. /** @brief Maximum rise time */
  2782. union
  2783. {
  2784. __IOM uint32_t RISETMAX;
  2785. struct
  2786. {
  2787. __IOM uint32_t RISETMAX : 6;
  2788. __IM uint32_t RESERVED : 26;
  2789. } RISETMAX_B;
  2790. };
  2791. __IM uint32_t RESERVED[55];
  2792. /** @brief I2C Switching register */
  2793. union
  2794. {
  2795. __IOM uint32_t I2C_SWITCH;
  2796. struct
  2797. {
  2798. __IOM uint32_t I2C_SWITCH : 1;
  2799. __IM uint32_t RESERVED1 : 31;
  2800. } SWITCH_B;
  2801. };
  2802. } I2C_T;
  2803. typedef struct
  2804. {
  2805. __IOM uint16_t RDP;
  2806. __IOM uint16_t USER;
  2807. __IOM uint16_t Data0;
  2808. __IOM uint16_t Data1;
  2809. __IOM uint16_t WRP0;
  2810. __IOM uint16_t WRP1;
  2811. __IOM uint16_t WRP2;
  2812. __IOM uint16_t WRP3;
  2813. } OB_T;
  2814. /**
  2815. * @brief Analog to Digital Converter(ADC)
  2816. */
  2817. typedef struct
  2818. {
  2819. /* Status register */
  2820. union
  2821. {
  2822. __IOM uint32_t STS;
  2823. struct
  2824. {
  2825. __IOM uint32_t AWDFLG : 1;
  2826. __IOM uint32_t EOCFLG : 1;
  2827. __IOM uint32_t INJEOCFLG : 1;
  2828. __IOM uint32_t INJCSFLG : 1;
  2829. __IOM uint32_t REGCSFLG : 1;
  2830. __IM uint32_t RESERVED : 27;
  2831. } STS_B;
  2832. };
  2833. /* Control register1*/
  2834. union
  2835. {
  2836. __IOM uint32_t CTRL1;
  2837. struct
  2838. {
  2839. __IOM uint32_t AWDCHSEL : 5;
  2840. __IOM uint32_t EOCIEN : 1;
  2841. __IOM uint32_t AWDIEN : 1;
  2842. __IOM uint32_t INJEOCIEN : 1;
  2843. __IOM uint32_t SCANEN : 1;
  2844. __IOM uint32_t AWDSGLEN : 1;
  2845. __IOM uint32_t INJGACEN : 1;
  2846. __IOM uint32_t REGDISCEN : 1;
  2847. __IOM uint32_t INJDISCEN : 1;
  2848. __IOM uint32_t DISCNUMCFG : 3;
  2849. __IOM uint32_t DUALMCFG : 4;
  2850. __IM uint32_t RESERVED1 : 2;
  2851. __IOM uint32_t INJAWDEN : 1;
  2852. __IOM uint32_t REGAWDEN : 1;
  2853. __IM uint32_t RESERVED2 : 8;
  2854. } CTRL1_B;
  2855. };
  2856. /* Control register2*/
  2857. union
  2858. {
  2859. __IOM uint32_t CTRL2;
  2860. struct
  2861. {
  2862. __IOM uint32_t ADCEN : 1;
  2863. __IOM uint32_t CONTCEN : 1;
  2864. __IOM uint32_t CAL : 1;
  2865. __IOM uint32_t CALRST : 1;
  2866. __IM uint32_t RESERVED1 : 4;
  2867. __IOM uint32_t DMAEN : 1;
  2868. __IM uint32_t RESERVED2 : 2;
  2869. __IOM uint32_t DALIGNCFG : 1;
  2870. __IOM uint32_t INJGEXTTRGSEL : 3;
  2871. __IOM uint32_t INJEXTTRGEN : 1;
  2872. __IM uint32_t RESERVED3 : 1;
  2873. __IOM uint32_t REGEXTTRGSEL : 3;
  2874. __IOM uint32_t REGEXTTRGEN : 1;
  2875. __IOM uint32_t INJSWSC : 1;
  2876. __IOM uint32_t REGSWSC : 1;
  2877. __IOM uint32_t TSVREFEN : 1;
  2878. __IM uint32_t RESERVED4 : 8;
  2879. } CTRL2_B;
  2880. };
  2881. /* Sample time register1*/
  2882. union
  2883. {
  2884. __IOM uint32_t SMPTIM1;
  2885. struct
  2886. {
  2887. __IOM uint32_t SMPCYCCFG10 : 3;
  2888. __IOM uint32_t SMPCYCCFG11 : 3;
  2889. __IOM uint32_t SMPCYCCFG12 : 3;
  2890. __IOM uint32_t SMPCYCCFG13 : 3;
  2891. __IOM uint32_t SMPCYCCFG14 : 3;
  2892. __IOM uint32_t SMPCYCCFG15 : 3;
  2893. __IOM uint32_t SMPCYCCFG16 : 3;
  2894. __IOM uint32_t SMPCYCCFG17 : 3;
  2895. __IM uint32_t RESERVED : 8;
  2896. } SMPTIM1_B;
  2897. };
  2898. /* Sample time register2*/
  2899. union
  2900. {
  2901. __IOM uint32_t SMPTIM2;
  2902. struct
  2903. {
  2904. __IOM uint32_t SMPCYCCFG0 : 3;
  2905. __IOM uint32_t SMPCYCCFG1 : 3;
  2906. __IOM uint32_t SMPCYCCFG2 : 3;
  2907. __IOM uint32_t SMPCYCCFG3 : 3;
  2908. __IOM uint32_t SMPCYCCFG4 : 3;
  2909. __IOM uint32_t SMPCYCCFG5 : 3;
  2910. __IOM uint32_t SMPCYCCFG6 : 3;
  2911. __IOM uint32_t SMPCYCCFG7 : 3;
  2912. __IOM uint32_t SMPCYCCFG8 : 3;
  2913. __IOM uint32_t SMPCYCCFG9 : 3;
  2914. __IM uint32_t RESERVED : 2;
  2915. } SMPTIM2_B;
  2916. };
  2917. /* Injected channel Data offset register1*/
  2918. union
  2919. {
  2920. __IOM uint32_t INJDOF1;
  2921. struct
  2922. {
  2923. __IOM uint32_t INJDOF1 : 12;
  2924. __IM uint32_t RESERVED : 20;
  2925. } INJDOF1_B;
  2926. };
  2927. /* Injected channel Data offset register2*/
  2928. union
  2929. {
  2930. __IOM uint32_t INJDOF2;
  2931. struct
  2932. {
  2933. __IOM uint32_t INJDOF2 : 12;
  2934. __IM uint32_t RESERVED : 20;
  2935. } INJDOF2_B;
  2936. };
  2937. /* Injected channel Data offset register3*/
  2938. union
  2939. {
  2940. __IOM uint32_t INJDOF3;
  2941. struct
  2942. {
  2943. __IOM uint32_t INJDOF3 : 12;
  2944. __IM uint32_t RESERVED : 20;
  2945. } INJDOF3_B;
  2946. };
  2947. /* Injected channel Data offset register4*/
  2948. union
  2949. {
  2950. __IOM uint32_t INJDOF4;
  2951. struct
  2952. {
  2953. __IOM uint32_t INJDOF4 : 12;
  2954. __IM uint32_t RESERVED : 20;
  2955. } INJDOF4_B;
  2956. };
  2957. /* Analog watchdog high threshold register*/
  2958. union
  2959. {
  2960. __IOM uint32_t AWDHT;
  2961. struct
  2962. {
  2963. __IOM uint32_t AWDHT : 12;
  2964. __IM uint32_t RESERVED : 20;
  2965. } AWDHT_B;
  2966. };
  2967. /* Analog watchdog low threshold register*/
  2968. union
  2969. {
  2970. __IOM uint32_t AWDLT;
  2971. struct
  2972. {
  2973. __IOM uint32_t AWDLT : 12;
  2974. __IM uint32_t RESERVED : 20;
  2975. } AWDLT_B;
  2976. };
  2977. /* Regular channel sequence register1*/
  2978. union
  2979. {
  2980. __IOM uint32_t REGSEQ1;
  2981. struct
  2982. {
  2983. __IOM uint32_t REGSEQC13 : 5;
  2984. __IOM uint32_t REGSEQC14 : 5;
  2985. __IOM uint32_t REGSEQC15 : 5;
  2986. __IOM uint32_t REGSEQC16 : 5;
  2987. __IOM uint32_t REGSEQLEN : 4;
  2988. __IM uint32_t RESERVED : 8;
  2989. } REGSEQ1_B;
  2990. };
  2991. /* Regular channel sequence register2*/
  2992. union
  2993. {
  2994. __IOM uint32_t REGSEQ2;
  2995. struct
  2996. {
  2997. __IOM uint32_t REGSEQC7 : 5;
  2998. __IOM uint32_t REGSEQC8 : 5;
  2999. __IOM uint32_t REGSEQC9 : 5;
  3000. __IOM uint32_t REGSEQC10 : 5;
  3001. __IOM uint32_t REGSEQC11 : 5;
  3002. __IOM uint32_t REGSEQC12 : 5;
  3003. __IM uint32_t RESERVED : 2;
  3004. } REGSEQ2_B;
  3005. };
  3006. /* Regular channel sequence register3*/
  3007. union
  3008. {
  3009. __IOM uint32_t REGSEQ3;
  3010. struct
  3011. {
  3012. __IOM uint32_t REGSEQC1 : 5;
  3013. __IOM uint32_t REGSEQC2 : 5;
  3014. __IOM uint32_t REGSEQC3 : 5;
  3015. __IOM uint32_t REGSEQC4 : 5;
  3016. __IOM uint32_t REGSEQC5 : 5;
  3017. __IOM uint32_t REGSEQC6 : 5;
  3018. __IM uint32_t RESERVED : 2;
  3019. } REGSEQ3_B;
  3020. };
  3021. /* Injected sequence register*/
  3022. union
  3023. {
  3024. __IOM uint32_t INJSEQ;
  3025. struct
  3026. {
  3027. __IOM uint32_t INJSEQC1 : 5;
  3028. __IOM uint32_t INJSEQC2 : 5;
  3029. __IOM uint32_t INJSEQC3 : 5;
  3030. __IOM uint32_t INJSEQC4 : 5;
  3031. __IOM uint32_t INJSEQLEN : 2;
  3032. __IM uint32_t RESERVED : 10;
  3033. } INJSEQ_B;
  3034. };
  3035. /* Injected Data register1*/
  3036. union
  3037. {
  3038. __IM uint32_t INJDATA1;
  3039. struct
  3040. {
  3041. __IM uint32_t INJDATA : 16;
  3042. __IM uint32_t RESERVED : 16;
  3043. } INJDATA1_B;
  3044. };
  3045. /* Injected Data register2*/
  3046. union
  3047. {
  3048. __IM uint32_t INJDATA2;
  3049. struct
  3050. {
  3051. __IM uint32_t INJDATA : 16;
  3052. __IM uint32_t RESERVED : 16;
  3053. } INJDATA2_B;
  3054. };
  3055. /* Injected Data register3*/
  3056. union
  3057. {
  3058. __IM uint32_t INJDATA3;
  3059. struct
  3060. {
  3061. __IM uint32_t INJDATA : 16;
  3062. __IM uint32_t RESERVED : 16;
  3063. } INJDATA3_B;
  3064. };
  3065. /* Injected Data register4*/
  3066. union
  3067. {
  3068. __IM uint32_t INJDATA4;
  3069. struct
  3070. {
  3071. __IM uint32_t INJDATA : 16;
  3072. __IM uint32_t RESERVED : 16;
  3073. } INJDATA4_B;
  3074. };
  3075. /* Regular Data register*/
  3076. union
  3077. {
  3078. __IOM uint32_t REGDATA;
  3079. struct
  3080. {
  3081. __IM uint32_t REGDATA : 16;
  3082. __IM uint32_t ADC2DATA : 16;
  3083. } REGDATA_B;
  3084. };
  3085. }ADC_T;
  3086. /**
  3087. * @brief External Interrupt(EINT)
  3088. */
  3089. typedef struct
  3090. {
  3091. /* Interrupt mask register */
  3092. union
  3093. {
  3094. __IOM uint32_t IMASK;
  3095. struct
  3096. {
  3097. __IOM uint32_t IMASK0 : 1;
  3098. __IOM uint32_t IMASK1 : 1;
  3099. __IOM uint32_t IMASK2 : 1;
  3100. __IOM uint32_t IMASK3 : 1;
  3101. __IOM uint32_t IMASK4 : 1;
  3102. __IOM uint32_t IMASK5 : 1;
  3103. __IOM uint32_t IMASK6 : 1;
  3104. __IOM uint32_t IMASK7 : 1;
  3105. __IOM uint32_t IMASK8 : 1;
  3106. __IOM uint32_t IMASK9 : 1;
  3107. __IOM uint32_t IMASK10 : 1;
  3108. __IOM uint32_t IMASK11 : 1;
  3109. __IOM uint32_t IMASK12 : 1;
  3110. __IOM uint32_t IMASK13 : 1;
  3111. __IOM uint32_t IMASK14 : 1;
  3112. __IOM uint32_t IMASK15 : 1;
  3113. __IOM uint32_t IMASK16 : 1;
  3114. __IOM uint32_t IMASK17 : 1;
  3115. __IOM uint32_t IMASK18 : 1;
  3116. __IM uint32_t RESERVED : 13;
  3117. } IMASK_B;
  3118. };
  3119. /* Event mask register */
  3120. union
  3121. {
  3122. __IOM uint32_t EMASK;
  3123. struct
  3124. {
  3125. __IOM uint32_t EMASK0 : 1;
  3126. __IOM uint32_t EMASK1 : 1;
  3127. __IOM uint32_t EMASK2 : 1;
  3128. __IOM uint32_t EMASK3 : 1;
  3129. __IOM uint32_t EMASK4 : 1;
  3130. __IOM uint32_t EMASK5 : 1;
  3131. __IOM uint32_t EMASK6 : 1;
  3132. __IOM uint32_t EMASK7 : 1;
  3133. __IOM uint32_t EMASK8 : 1;
  3134. __IOM uint32_t EMASK9 : 1;
  3135. __IOM uint32_t EMASK10 : 1;
  3136. __IOM uint32_t EMASK11 : 1;
  3137. __IOM uint32_t EMASK12 : 1;
  3138. __IOM uint32_t EMASK13 : 1;
  3139. __IOM uint32_t EMASK14 : 1;
  3140. __IOM uint32_t EMASK15 : 1;
  3141. __IOM uint32_t EMASK16 : 1;
  3142. __IOM uint32_t EMASK17 : 1;
  3143. __IOM uint32_t EMASK18 : 1;
  3144. __IM uint32_t RESERVED : 13;
  3145. } EEN_B;
  3146. };
  3147. /* Rising Trigger Event Enable register */
  3148. union
  3149. {
  3150. __IOM uint32_t RTEN;
  3151. struct
  3152. {
  3153. __IOM uint32_t PTEN0 : 1;
  3154. __IOM uint32_t PTEN1 : 1;
  3155. __IOM uint32_t PTEN2 : 1;
  3156. __IOM uint32_t PTEN3 : 1;
  3157. __IOM uint32_t PTEN4 : 1;
  3158. __IOM uint32_t PTEN5 : 1;
  3159. __IOM uint32_t PTEN6 : 1;
  3160. __IOM uint32_t PTEN7 : 1;
  3161. __IOM uint32_t PTEN8 : 1;
  3162. __IOM uint32_t PTEN9 : 1;
  3163. __IOM uint32_t PTEN10 : 1;
  3164. __IOM uint32_t PTEN11 : 1;
  3165. __IOM uint32_t PTEN12 : 1;
  3166. __IOM uint32_t PTEN13 : 1;
  3167. __IOM uint32_t PTEN14 : 1;
  3168. __IOM uint32_t PTEN15 : 1;
  3169. __IOM uint32_t PTEN16 : 1;
  3170. __IOM uint32_t PTEN17 : 1;
  3171. __IOM uint32_t PTEN18 : 1;
  3172. __IM uint32_t RESERVED : 13;
  3173. } RTEN_B;
  3174. };
  3175. /* Falling Trigger Event Enable register */
  3176. union
  3177. {
  3178. __IOM uint32_t FTEN;
  3179. struct
  3180. {
  3181. __IOM uint32_t FTEN0 : 1;
  3182. __IOM uint32_t FTEN1 : 1;
  3183. __IOM uint32_t FTEN2 : 1;
  3184. __IOM uint32_t FTEN3 : 1;
  3185. __IOM uint32_t FTEN4 : 1;
  3186. __IOM uint32_t FTEN5 : 1;
  3187. __IOM uint32_t FTEN6 : 1;
  3188. __IOM uint32_t FTEN7 : 1;
  3189. __IOM uint32_t FTEN8 : 1;
  3190. __IOM uint32_t FTEN9 : 1;
  3191. __IOM uint32_t FTEN10 : 1;
  3192. __IOM uint32_t FTEN11 : 1;
  3193. __IOM uint32_t FTEN12 : 1;
  3194. __IOM uint32_t FTEN13 : 1;
  3195. __IOM uint32_t FTEN14 : 1;
  3196. __IOM uint32_t FTEN15 : 1;
  3197. __IOM uint32_t FTEN16 : 1;
  3198. __IOM uint32_t FTEN17 : 1;
  3199. __IOM uint32_t FTEN18 : 1;
  3200. __IM uint32_t RESERVED : 13;
  3201. } FTEN_B;
  3202. };
  3203. /* Software Interrupt Enable register */
  3204. union
  3205. {
  3206. __IOM uint32_t SWINTE;
  3207. struct
  3208. {
  3209. __IOM uint32_t SWINTE0 : 1;
  3210. __IOM uint32_t SWINTE1 : 1;
  3211. __IOM uint32_t SWINTE2 : 1;
  3212. __IOM uint32_t SWINTE3 : 1;
  3213. __IOM uint32_t SWINTE4 : 1;
  3214. __IOM uint32_t SWINTE5 : 1;
  3215. __IOM uint32_t SWINTE6 : 1;
  3216. __IOM uint32_t SWINTE7 : 1;
  3217. __IOM uint32_t SWINTE8 : 1;
  3218. __IOM uint32_t SWINTE9 : 1;
  3219. __IOM uint32_t SWINTE10 : 1;
  3220. __IOM uint32_t SWINTE11 : 1;
  3221. __IOM uint32_t SWINTE12 : 1;
  3222. __IOM uint32_t SWINTE13 : 1;
  3223. __IOM uint32_t SWINTE14 : 1;
  3224. __IOM uint32_t SWINTE15 : 1;
  3225. __IOM uint32_t SWINTE16 : 1;
  3226. __IOM uint32_t SWINTE17 : 1;
  3227. __IOM uint32_t SWINTE18 : 1;
  3228. __IM uint32_t RESERVED : 13;
  3229. } SWINTE_B;
  3230. };
  3231. /* Interrupt Flag Enable register */
  3232. union
  3233. {
  3234. __IOM uint32_t IPEND;
  3235. struct
  3236. {
  3237. __IOM uint32_t IPEND0 : 1;
  3238. __IOM uint32_t IPEND1 : 1;
  3239. __IOM uint32_t IPEND2 : 1;
  3240. __IOM uint32_t IPEND3 : 1;
  3241. __IOM uint32_t IPEND4 : 1;
  3242. __IOM uint32_t IPEND5 : 1;
  3243. __IOM uint32_t IPEND6 : 1;
  3244. __IOM uint32_t IPEND7 : 1;
  3245. __IOM uint32_t IPEND8 : 1;
  3246. __IOM uint32_t IPEND9 : 1;
  3247. __IOM uint32_t IPEND10 : 1;
  3248. __IOM uint32_t IPEND11 : 1;
  3249. __IOM uint32_t IPEND12 : 1;
  3250. __IOM uint32_t IPEND13 : 1;
  3251. __IOM uint32_t IPEND14 : 1;
  3252. __IOM uint32_t IPEND15 : 1;
  3253. __IOM uint32_t IPEND16 : 1;
  3254. __IOM uint32_t IPEND17 : 1;
  3255. __IOM uint32_t IPEND18 : 1;
  3256. __IM uint32_t RESERVED : 13;
  3257. } IF_B;
  3258. };
  3259. }EINT_T;
  3260. /**
  3261. * @brief Independent watchdog(IWDT)
  3262. */
  3263. typedef struct
  3264. {
  3265. /* Keyword register */
  3266. union
  3267. {
  3268. __OM uint32_t KEY;
  3269. struct
  3270. {
  3271. __OM uint32_t KEY : 16;
  3272. __IM uint32_t RESERVED : 16;
  3273. } KEY_B;
  3274. };
  3275. /* Frequency Divider register */
  3276. union
  3277. {
  3278. __IOM uint32_t PSC;
  3279. struct
  3280. {
  3281. __IOM uint32_t PSC : 3;
  3282. __IM uint32_t RESERVED : 29;
  3283. } DIV_B;
  3284. };
  3285. /* Reload values register */
  3286. union
  3287. {
  3288. __IOM uint32_t CNTRLD;
  3289. struct
  3290. {
  3291. __IOM uint32_t CNTRLD : 12;
  3292. __IM uint32_t RESERVED : 20;
  3293. } CNTRLD_B;
  3294. };
  3295. /* Status register */
  3296. union
  3297. {
  3298. __IM uint32_t STS;
  3299. struct
  3300. {
  3301. __IM uint32_t PSCUFLG : 1;
  3302. __IM uint32_t CNTUFLG : 1;
  3303. __IM uint32_t RESERVED : 30;
  3304. } STS_B;
  3305. };
  3306. }IWDT_T;
  3307. /**
  3308. * @brief Serial peripheral interface(SPI)
  3309. */
  3310. typedef struct
  3311. {
  3312. /* Control register 1 */
  3313. union
  3314. {
  3315. __IOM uint32_t CTRL1;
  3316. struct
  3317. {
  3318. __IOM uint32_t CPHA : 1;
  3319. __IOM uint32_t CPOL : 1;
  3320. __IOM uint32_t MSMCFG : 1;
  3321. __IOM uint32_t BRSEL : 3;
  3322. __IOM uint32_t SPIEN : 1;
  3323. __IOM uint32_t LSBSEL : 1;
  3324. __IOM uint32_t ISSEL : 1;
  3325. __IOM uint32_t SSEN : 1;
  3326. __IOM uint32_t RXOMEN : 1;
  3327. __IOM uint32_t DFLSEL : 1;
  3328. __IOM uint32_t CRCNXT : 1;
  3329. __IOM uint32_t CRCEN : 1;
  3330. __IOM uint32_t BMOEN : 1;
  3331. __IOM uint32_t BMEN : 1;
  3332. __IM uint32_t RESERVED : 16;
  3333. } CTRL1_B;
  3334. };
  3335. /* Control register 2 */
  3336. union
  3337. {
  3338. __IOM uint32_t CTRL2;
  3339. struct
  3340. {
  3341. __IOM uint32_t RXDEN : 1;
  3342. __IOM uint32_t TXDEN : 1;
  3343. __IOM uint32_t SSOEN : 1;
  3344. __IM uint32_t RESERVED1 : 2;
  3345. __IOM uint32_t ERRIEN : 1;
  3346. __IOM uint32_t RXBNEIEN : 1;
  3347. __IOM uint32_t TXBEIEN : 1;
  3348. __IM uint32_t RESERVED2 : 24;
  3349. } CTRL2_B;
  3350. };
  3351. /* Status register */
  3352. union
  3353. {
  3354. __IOM uint32_t STS;
  3355. struct
  3356. {
  3357. __IM uint32_t RXBNEFLG : 1;
  3358. __IM uint32_t TXBEFLG : 1;
  3359. __IM uint32_t SCHDIR : 1;
  3360. __IM uint32_t UDRFLG : 1;
  3361. __IOM uint32_t CRCEFLG : 1;
  3362. __IM uint32_t MEFLG : 1;
  3363. __IM uint32_t OVRFLG : 1;
  3364. __IM uint32_t BSYFLG : 1;
  3365. __IM uint32_t RESERVED : 24;
  3366. } STS_B;
  3367. };
  3368. /* Data register */
  3369. union
  3370. {
  3371. __IOM uint32_t DATA;
  3372. struct
  3373. {
  3374. __IOM uint32_t DATA : 16;
  3375. __IM uint32_t RESERVED : 16;
  3376. } DATA_B;
  3377. };
  3378. /* CRC polynomial register */
  3379. union
  3380. {
  3381. __IOM uint32_t CRCPOLY;
  3382. struct
  3383. {
  3384. __IOM uint32_t CRCPOLY : 16;
  3385. __IM uint32_t RESERVED : 16;
  3386. } CRCPOLY_B;
  3387. };
  3388. /* Receive CRC register */
  3389. union
  3390. {
  3391. __IM uint32_t RXCRC;
  3392. struct
  3393. {
  3394. __IM uint32_t RXCRC : 16;
  3395. __IM uint32_t RESERVED : 16;
  3396. }RXCRC_B;
  3397. };
  3398. /* Transmit CRC register */
  3399. union
  3400. {
  3401. __IM uint32_t TXCRC;
  3402. struct
  3403. {
  3404. __IM uint32_t TXCRC : 16;
  3405. __IM uint32_t RESERVED : 16;
  3406. }TXCRC_B;
  3407. };
  3408. /* Transmit I2S CTRL register */
  3409. union
  3410. {
  3411. __IOM uint32_t I2SCFG;
  3412. struct
  3413. {
  3414. __IOM uint32_t CHLEN : 1;
  3415. __IOM uint32_t DATLEN : 2;
  3416. __IOM uint32_t CPOL : 1;
  3417. __IOM uint32_t I2SSSEL : 2;
  3418. __IM uint32_t RESERVED1 : 1;
  3419. __IOM uint32_t PFSSEL : 1;
  3420. __IOM uint32_t I2SMOD : 2;
  3421. __IOM uint32_t I2SEN : 1;
  3422. __IOM uint32_t MODESEL : 1;
  3423. __IM uint32_t RESERVED2 : 20;
  3424. }I2SCFG_B;
  3425. };
  3426. /* Transmit I2S DIV register */
  3427. union
  3428. {
  3429. __IOM uint32_t I2SPSC;
  3430. struct
  3431. {
  3432. __IOM uint32_t I2SPSC : 8;
  3433. __IOM uint32_t ODDPSC : 1;
  3434. __IOM uint32_t MCIEN : 1;
  3435. __IM uint32_t RESERVED1 : 22;
  3436. }I2SPSC_B;
  3437. };
  3438. }SPI_T;
  3439. /**
  3440. * @brief Window watchdog (WWDT)
  3441. */
  3442. typedef struct
  3443. {
  3444. /* Control register */
  3445. union
  3446. {
  3447. __IOM uint32_t CTRL;
  3448. struct
  3449. {
  3450. __IOM uint32_t CNT : 7;
  3451. __IOM uint32_t WWDTEN : 1;
  3452. __IM uint32_t RESERVED : 24;
  3453. } CTRL_B;
  3454. };
  3455. /* Configure register */
  3456. union
  3457. {
  3458. __IOM uint32_t CFG;
  3459. struct
  3460. {
  3461. __IOM uint32_t WIN : 7;
  3462. __IOM uint32_t TBPSC : 2;
  3463. __IOM uint32_t EWIEN : 1;
  3464. __IM uint32_t RESERVED : 22;
  3465. } CFG_B;
  3466. };
  3467. /* Status register */
  3468. union
  3469. {
  3470. __IOM uint32_t STS;
  3471. struct
  3472. {
  3473. __IOM uint32_t EWIFLG : 1;
  3474. __IM uint32_t RESERVED : 31;
  3475. } STS_B;
  3476. };
  3477. }WWDT_T;
  3478. /**
  3479. * @brief Secure digital input/output interface (SDIO)
  3480. */
  3481. typedef struct
  3482. {
  3483. /* Power control register */
  3484. union
  3485. {
  3486. __IOM uint32_t PWRCTRL;
  3487. struct
  3488. {
  3489. __IOM uint32_t PWRCTRL : 2;
  3490. __IM uint32_t RESERVED : 30;
  3491. } PWRCTRL_B;
  3492. };
  3493. /* Clock control register */
  3494. union
  3495. {
  3496. __IOM uint32_t CLKCTRL;
  3497. struct
  3498. {
  3499. __IOM uint32_t CLKDIV : 8;
  3500. __IOM uint32_t CLKEN : 1;
  3501. __IOM uint32_t PWRSAV : 1;
  3502. __IOM uint32_t BYPASSEN : 1;
  3503. __IOM uint32_t WBSEL : 2;
  3504. __IOM uint32_t DEPSEL : 1;
  3505. __IOM uint32_t HFCEN : 1;
  3506. __IM uint32_t RESERVED : 17;
  3507. } CLKCTRL_B;
  3508. };
  3509. /* Argument register */
  3510. union
  3511. {
  3512. __IOM uint32_t ARG;
  3513. struct
  3514. {
  3515. __IOM uint32_t CMDARG : 32;
  3516. } ARG_B;
  3517. };
  3518. /* Command register */
  3519. union
  3520. {
  3521. __IOM uint32_t CMD;
  3522. struct
  3523. {
  3524. __IOM uint32_t CMDINDEX : 6;
  3525. __IOM uint32_t WAITRES : 2;
  3526. __IOM uint32_t WAITINT : 1;
  3527. __IOM uint32_t WENDDATA : 1;
  3528. __IOM uint32_t CPSMEN : 1;
  3529. __IOM uint32_t SDIOSC : 1;
  3530. __IOM uint32_t CMDCPEN : 1;
  3531. __IOM uint32_t INTEN : 1;
  3532. __IOM uint32_t ATACMD : 1;
  3533. __IM uint32_t RESERVED : 17;
  3534. } CMD_B;
  3535. };
  3536. /* Command response register */
  3537. union
  3538. {
  3539. __IM uint32_t CMDRES;
  3540. struct
  3541. {
  3542. __IM uint32_t CMDRES : 6;
  3543. __IM uint32_t RESERVED : 26;
  3544. } CMDRES_B;
  3545. };
  3546. /* SDIO response register1 */
  3547. union
  3548. {
  3549. __IM uint32_t RES1;
  3550. struct
  3551. {
  3552. __IM uint32_t CARDSTS1 : 32;
  3553. } RES1_B;
  3554. };
  3555. /* SDIO response register2 */
  3556. union
  3557. {
  3558. __IM uint32_t RES2;
  3559. struct
  3560. {
  3561. __IM uint32_t CARDSTS2 : 32;
  3562. } RES2_B;
  3563. };
  3564. /* SDIO response register3 */
  3565. union
  3566. {
  3567. __IM uint32_t RES3;
  3568. struct
  3569. {
  3570. __IM uint32_t CARDSTS3 : 32;
  3571. } RES3_B;
  3572. };
  3573. /* SDIO response register4 */
  3574. union
  3575. {
  3576. __IM uint32_t RES4;
  3577. struct
  3578. {
  3579. __IM uint32_t CARDSTS4 : 32;
  3580. } RES4_B;
  3581. };
  3582. /* Data timer register */
  3583. union
  3584. {
  3585. __IOM uint32_t DATATIME;
  3586. struct
  3587. {
  3588. __IOM uint32_t DATATIME : 32;
  3589. } DTMR_B;
  3590. };
  3591. /* Data length register */
  3592. union
  3593. {
  3594. __IOM uint32_t DATALEN;
  3595. struct
  3596. {
  3597. __IOM uint32_t DATALEN : 25;
  3598. __IM uint32_t RESERVED : 7;
  3599. } DLEN_B;
  3600. };
  3601. /* Data control register */
  3602. union
  3603. {
  3604. __IOM uint32_t DCTRL;
  3605. struct
  3606. {
  3607. __IOM uint32_t DTEN : 1;
  3608. __IOM uint32_t DTDRCFG : 1;
  3609. __IOM uint32_t DTSEL : 1;
  3610. __IOM uint32_t DMAEN : 1;
  3611. __IOM uint32_t DBSIZE : 4;
  3612. __IOM uint32_t RWSTR : 1;
  3613. __IOM uint32_t PWSTOP : 1;
  3614. __IOM uint32_t RDWAIT : 1;
  3615. __IOM uint32_t SDIOF : 1;
  3616. __IM uint32_t RESERVED : 20;
  3617. } DCTRL_B;
  3618. };
  3619. /* Data count register */
  3620. union
  3621. {
  3622. __IM uint32_t DCNT;
  3623. struct
  3624. {
  3625. __IM uint32_t DATACNT : 25;
  3626. __IM uint32_t RESERVED : 7;
  3627. } DCNT_B;
  3628. };
  3629. /* SDIO status register */
  3630. union
  3631. {
  3632. __IM uint32_t STS;
  3633. struct
  3634. {
  3635. __IM uint32_t COMRESP : 1;
  3636. __IM uint32_t DBDR : 1;
  3637. __IM uint32_t CMDRESTO : 1;
  3638. __IM uint32_t DATATO : 1;
  3639. __IM uint32_t TXUDRER : 1;
  3640. __IM uint32_t RXOVRER : 1;
  3641. __IM uint32_t CMDRES : 1;
  3642. __IM uint32_t CMDSENT : 1;
  3643. __IM uint32_t DATAEND : 1;
  3644. __IM uint32_t SBE : 1;
  3645. __IM uint32_t DBCP : 1;
  3646. __IM uint32_t CMDACT : 1;
  3647. __IM uint32_t TXACT : 1;
  3648. __IM uint32_t RXACT : 1;
  3649. __IM uint32_t TXFHF : 1;
  3650. __IM uint32_t RXFHF : 1;
  3651. __IM uint32_t TXFF : 1;
  3652. __IM uint32_t RXFF : 1;
  3653. __IM uint32_t TXFE : 1;
  3654. __IM uint32_t RXFE : 1;
  3655. __IM uint32_t TXDA : 1;
  3656. __IM uint32_t RXDA : 1;
  3657. __IM uint32_t SDIOINT : 1;
  3658. __IM uint32_t ATAEND : 1;
  3659. __IM uint32_t RESERVED : 8;
  3660. } STS_B;
  3661. };
  3662. /* SDIO interrupt clear register */
  3663. union
  3664. {
  3665. __IOM uint32_t ICF;
  3666. struct
  3667. {
  3668. __IOM uint32_t DBCE : 1;
  3669. __IOM uint32_t CRCE : 1;
  3670. __IOM uint32_t CRTO : 1;
  3671. __IOM uint32_t DTO : 1;
  3672. __IOM uint32_t TXFUE : 1;
  3673. __IOM uint32_t RXFOE : 1;
  3674. __IOM uint32_t CMDRES : 1;
  3675. __IOM uint32_t CMDSENT : 1;
  3676. __IOM uint32_t DATAEND : 1;
  3677. __IOM uint32_t SBE : 1;
  3678. __IOM uint32_t DBCP : 1;
  3679. __IM uint32_t RESERVED1 : 11;
  3680. __IOM uint32_t SDIOIT : 1;
  3681. __IOM uint32_t ATAEND : 1;
  3682. __IM uint32_t RESERVED2 : 8;
  3683. } ICF_B;
  3684. };
  3685. /* SDIO interrupt mask register */
  3686. union
  3687. {
  3688. __IOM uint32_t MASK;
  3689. struct
  3690. {
  3691. __IOM uint32_t CCRCFAIL : 1;
  3692. __IOM uint32_t DCRCFAIL : 1;
  3693. __IOM uint32_t CMDTO : 1;
  3694. __IOM uint32_t DATATO : 1;
  3695. __IOM uint32_t TXURER : 1;
  3696. __IOM uint32_t RXORER : 1;
  3697. __IOM uint32_t CMDRESRC : 1;
  3698. __IOM uint32_t CMDSENT : 1;
  3699. __IOM uint32_t DATAEND : 1;
  3700. __IOM uint32_t STRTER : 1;
  3701. __IOM uint32_t DBEND : 1;
  3702. __IOM uint32_t CMDACT : 1;
  3703. __IOM uint32_t TXACT : 1;
  3704. __IOM uint32_t RXACT : 1;
  3705. __IOM uint32_t TXHFERT : 1;
  3706. __IOM uint32_t RXHFFUL : 1;
  3707. __IOM uint32_t TXFUL : 1;
  3708. __IOM uint32_t RXFUL : 1;
  3709. __IOM uint32_t TXEPT : 1;
  3710. __IOM uint32_t RXFEIE : 1;
  3711. __IOM uint32_t TXDAVB : 1;
  3712. __IOM uint32_t RXDAVB : 1;
  3713. __IOM uint32_t SDIOINTREC : 1;
  3714. __IOM uint32_t ATACLPREC : 1;
  3715. __IM uint32_t RESERVEDIE : 8;
  3716. } MASK_B;
  3717. };
  3718. __IM uint32_t RESERVED[2];
  3719. /* SDIO FIFO count register */
  3720. union
  3721. {
  3722. __IM uint32_t FIFOCNT;
  3723. struct
  3724. {
  3725. __IM uint32_t FIFOCNT : 24;
  3726. __IM uint32_t RESERVED : 8;
  3727. } FIFOCNT_B;
  3728. };
  3729. __IM uint32_t RESERVED1[13];
  3730. /* SDIO data FIFO register */
  3731. union
  3732. {
  3733. __IOM uint32_t FIFODATA;
  3734. struct
  3735. {
  3736. __IOM uint32_t FIFODATA : 32;
  3737. } FIFODATA_B;
  3738. };
  3739. }SDIO_T;
  3740. /**
  3741. * @brief Digital to Analog Converter(DAC)
  3742. */
  3743. typedef struct
  3744. {
  3745. /* Control register */
  3746. union
  3747. {
  3748. __IOM uint32_t CTRL;
  3749. struct
  3750. {
  3751. __IOM uint32_t ENCH1 : 1;
  3752. __IOM uint32_t BUFFDCH1 : 1;
  3753. __IOM uint32_t TRGENCH1 : 1;
  3754. __IOM uint32_t TRGSELCH1 : 3;
  3755. __IOM uint32_t WAVENCH1 : 2;
  3756. __IOM uint32_t MAMPSELCH1 : 4;
  3757. __IOM uint32_t DMAENCH1 : 1;
  3758. __IM uint32_t RESERVED1 : 3;
  3759. __IOM uint32_t ENCH2 : 1;
  3760. __IOM uint32_t BUFFDCH2 : 1;
  3761. __IOM uint32_t TRGENCH2 : 1;
  3762. __IOM uint32_t TRGSELCH2 : 3;
  3763. __IOM uint32_t WAVENCH2 : 2;
  3764. __IOM uint32_t MAMPSELCH2 : 4;
  3765. __IOM uint32_t DMAENCH2 : 1;
  3766. __IM uint32_t RESERVED2 : 3;
  3767. } CTRL_B;
  3768. };
  3769. /* Software trigger register */
  3770. union
  3771. {
  3772. __IOM uint32_t SWTRG;
  3773. struct
  3774. {
  3775. __IOM uint32_t SWTRG1 : 1;
  3776. __IOM uint32_t SWTRG2 : 1;
  3777. __IM uint32_t RESERVED : 30;
  3778. } SWTRG_B;
  3779. };
  3780. /* Channel1 12-bit right-aligned register */
  3781. union
  3782. {
  3783. __IOM uint32_t DH12R1;
  3784. struct
  3785. {
  3786. __IOM uint32_t DATA : 12;
  3787. __IM uint32_t RESERVED : 20;
  3788. } DH12R1_B;
  3789. };
  3790. /* Channel1 12-bit left-aligned register */
  3791. union
  3792. {
  3793. __IOM uint32_t DH12L1;
  3794. struct
  3795. {
  3796. __IM uint32_t RESERVED1 : 4;
  3797. __IOM uint32_t DATA : 12;
  3798. __IM uint32_t RESERVED2 : 16;
  3799. } DH12L1_B;
  3800. };
  3801. /* Channel1 8-bit right-aligned register */
  3802. union
  3803. {
  3804. __IOM uint32_t DH8R1;
  3805. struct
  3806. {
  3807. __IOM uint32_t DATA : 8;
  3808. __IM uint32_t RESERVED : 24;
  3809. } DH8R1_B;
  3810. };
  3811. /* Channel2 12-bit right-aligned register */
  3812. union
  3813. {
  3814. __IOM uint32_t DH12R2;
  3815. struct
  3816. {
  3817. __IOM uint32_t DATA : 12;
  3818. __IM uint32_t RESERVED : 20;
  3819. } DH12R2_B;
  3820. };
  3821. /* Channel2 12-bit left-aligned register */
  3822. union
  3823. {
  3824. __IOM uint32_t DH12L2;
  3825. struct
  3826. {
  3827. __IM uint32_t RESERVED1 : 4;
  3828. __IOM uint32_t DATA : 12;
  3829. __IM uint32_t RESERVED2 : 16;
  3830. }DH12L2_B;
  3831. };
  3832. /* Channel2 8-bit right-aligned register */
  3833. union
  3834. {
  3835. __IOM uint32_t DH8R2;
  3836. struct
  3837. {
  3838. __IOM uint32_t DATA : 8;
  3839. __IM uint32_t RESERVED : 24;
  3840. } DH8R2_B;
  3841. };
  3842. /* Channel1,Channel2 12-bit right-aligned register */
  3843. union
  3844. {
  3845. __IOM uint32_t DH12RDUAL;
  3846. struct
  3847. {
  3848. __IOM uint32_t DATACH1 : 12;
  3849. __IM uint32_t RESERVED1 : 4;
  3850. __IOM uint32_t DATACH2 : 12;
  3851. __IM uint32_t RESERVED2 : 4;
  3852. } DH12RDUAL_B;
  3853. };
  3854. /* Channel1,Channel2 12-bit left-aligned register */
  3855. union
  3856. {
  3857. __IOM uint32_t DH12LDUAL;
  3858. struct
  3859. {
  3860. __IM uint32_t RESERVED1 : 4;
  3861. __IOM uint32_t DATACH1 : 12;
  3862. __IM uint32_t RESERVED2 : 4;
  3863. __IOM uint32_t DATACH2 : 12;
  3864. } DH12LDUAL_B;
  3865. };
  3866. /* Channel1,Channel2 8-bit right-aligned register */
  3867. union
  3868. {
  3869. __IOM uint32_t DH8RDUAL;
  3870. struct
  3871. {
  3872. __IOM uint32_t CH1DH : 8;
  3873. __IOM uint32_t CH2DH : 8;
  3874. __IM uint32_t RESERVED : 16;
  3875. } DH8RDUAL_B;
  3876. };
  3877. /* Channel1 data output register */
  3878. union
  3879. {
  3880. __IOM uint32_t DATAOCH1;
  3881. struct
  3882. {
  3883. __IOM uint32_t DATA : 12;
  3884. __IM uint32_t RESERVED : 20;
  3885. } DATAOCH1_B;
  3886. };
  3887. /* Channel2 data output register */
  3888. union
  3889. {
  3890. __IOM uint32_t DATAOCH2;
  3891. struct
  3892. {
  3893. __IOM uint32_t DATA : 12;
  3894. __IM uint32_t RESERVED : 20;
  3895. } DATAOCH2_B;
  3896. };
  3897. }DAC_T;
  3898. /**
  3899. * @brief Static Memory Controller (SMC) Bank1
  3900. */
  3901. typedef struct
  3902. {
  3903. /* SRAM/NOR-Flash chip-select control register 1 */
  3904. union
  3905. {
  3906. __IOM uint32_t CSCTRL1;
  3907. struct
  3908. {
  3909. __IOM uint32_t MBKEN : 1;
  3910. __IOM uint32_t ADMUXEN : 1;
  3911. __IOM uint32_t MTYPECFG : 2;
  3912. __IOM uint32_t MDBWIDCFG : 2;
  3913. __IOM uint32_t NORFMACCEN : 1;
  3914. __IM uint32_t RESERVED1 : 1;
  3915. __IOM uint32_t BURSTEN : 1;
  3916. __IOM uint32_t WSPOLCFG : 1;
  3917. __IOM uint32_t WRAPBEN : 1;
  3918. __IOM uint32_t WTIMCFG : 1;
  3919. __IOM uint32_t WREN : 1;
  3920. __IOM uint32_t WAITEN : 1;
  3921. __IOM uint32_t EXTMODEEN : 1;
  3922. __IOM uint32_t WSASYNCEN : 1;
  3923. __IOM uint32_t CRAMPSIZECFG : 3;
  3924. __IOM uint32_t WRBURSTEN : 1;
  3925. __IM uint32_t RESERVED2 : 12;
  3926. } CSCTRL1_B;
  3927. };
  3928. /* SRAM/NOR-Flash chip-select timing register 1 */
  3929. union
  3930. {
  3931. __IOM uint32_t CSTIM1;
  3932. struct
  3933. {
  3934. __IOM uint32_t ADDRSETCFG : 4;
  3935. __IOM uint32_t ADDRHLDCFG : 4;
  3936. __IOM uint32_t DATASETCFG : 8;
  3937. __IOM uint32_t BUSTURNCFG : 4;
  3938. __IOM uint32_t CLKDIVCFG : 4;
  3939. __IOM uint32_t DATALATCFG : 4;
  3940. __IOM uint32_t ASYNCACCCFG : 2;
  3941. __IM uint32_t RESERVED : 2;
  3942. } CSTIM1_B;
  3943. };
  3944. /* SRAM/NOR-Flash chip-select control register 2 */
  3945. union
  3946. {
  3947. __IOM uint32_t CSCTRL2;
  3948. struct
  3949. {
  3950. __IOM uint32_t MBKEN : 1;
  3951. __IOM uint32_t ADMUXEN : 1;
  3952. __IOM uint32_t MTYPECFG : 2;
  3953. __IOM uint32_t MDBWIDCFG : 2;
  3954. __IOM uint32_t NORFMACCEN : 1;
  3955. __IM uint32_t RESERVED1 : 1;
  3956. __IOM uint32_t BURSTEN : 1;
  3957. __IOM uint32_t WSPOLCFG : 1;
  3958. __IOM uint32_t WRAPBEN : 1;
  3959. __IOM uint32_t WTIMCFG : 1;
  3960. __IOM uint32_t WREN : 1;
  3961. __IOM uint32_t WAITEN : 1;
  3962. __IOM uint32_t EXTMODEEN : 1;
  3963. __IOM uint32_t WSASYNCEN : 1;
  3964. __IOM uint32_t CRAMPSIZECFG : 3;
  3965. __IOM uint32_t WRBURSTEN : 1;
  3966. __IM uint32_t RESERVED2 : 12;
  3967. } CSCTRL2_B;
  3968. };
  3969. /* SRAM/NOR-Flash chip-select timing register 2 */
  3970. union
  3971. {
  3972. __IOM uint32_t CSTIM2;
  3973. struct
  3974. {
  3975. __IOM uint32_t ADDRSETCFG : 4;
  3976. __IOM uint32_t ADDRHLDCFG : 4;
  3977. __IOM uint32_t DATASETCFG : 8;
  3978. __IOM uint32_t BUSTURNCFG : 4;
  3979. __IOM uint32_t CLKDIVCFG : 4;
  3980. __IOM uint32_t DATALATCFG : 4;
  3981. __IOM uint32_t ASYNCACCCFG : 2;
  3982. __IM uint32_t RESERVED : 2;
  3983. } CSTIM2_B;
  3984. };
  3985. /* SRAM/NOR-Flash chip-select control register 3 */
  3986. union
  3987. {
  3988. __IOM uint32_t CSCTRL3;
  3989. struct
  3990. {
  3991. __IOM uint32_t MBKEN : 1;
  3992. __IOM uint32_t ADMUXEN : 1;
  3993. __IOM uint32_t MTYPECFG : 2;
  3994. __IOM uint32_t MDBWIDCFG : 2;
  3995. __IOM uint32_t NORFMACCEN : 1;
  3996. __IM uint32_t RESERVED1 : 1;
  3997. __IOM uint32_t BURSTEN : 1;
  3998. __IOM uint32_t WSPOLCFG : 1;
  3999. __IOM uint32_t WRAPBEN : 1;
  4000. __IOM uint32_t WTIMCFG : 1;
  4001. __IOM uint32_t WREN : 1;
  4002. __IOM uint32_t WAITEN : 1;
  4003. __IOM uint32_t EXTMODEEN : 1;
  4004. __IOM uint32_t WSASYNCEN : 1;
  4005. __IOM uint32_t CRAMPSIZECFG : 3;
  4006. __IOM uint32_t WRBURSTEN : 1;
  4007. __IM uint32_t RESERVED2 : 12;
  4008. } CSCTRL3_B;
  4009. };
  4010. /* SRAM/NOR-Flash chip-select timing register 3 */
  4011. union
  4012. {
  4013. __IOM uint32_t CSTIM3;
  4014. struct
  4015. {
  4016. __IOM uint32_t ADDRSETCFG : 4;
  4017. __IOM uint32_t ADDRHLDCFG : 4;
  4018. __IOM uint32_t DATASETCFG : 8;
  4019. __IOM uint32_t BUSTURNCFG : 4;
  4020. __IOM uint32_t CLKDIVCFG : 4;
  4021. __IOM uint32_t DATALATCFG : 4;
  4022. __IOM uint32_t ASYNCACCCFG : 2;
  4023. __IM uint32_t RESERVED : 2;
  4024. } CSTIM3_B;
  4025. };
  4026. /* SRAM/NOR-Flash chip-select control register 4 */
  4027. union
  4028. {
  4029. __IOM uint32_t CSCTRL4;
  4030. struct
  4031. {
  4032. __IOM uint32_t MBKEN : 1;
  4033. __IOM uint32_t ADMUXEN : 1;
  4034. __IOM uint32_t MTYPECFG : 2;
  4035. __IOM uint32_t MDBWIDCFG : 2;
  4036. __IOM uint32_t NORFMACCEN : 1;
  4037. __IM uint32_t RESERVED1 : 1;
  4038. __IOM uint32_t BURSTEN : 1;
  4039. __IOM uint32_t WSPOLCFG : 1;
  4040. __IOM uint32_t WRAPBEN : 1;
  4041. __IOM uint32_t WTIMCFG : 1;
  4042. __IOM uint32_t WREN : 1;
  4043. __IOM uint32_t WAITEN : 1;
  4044. __IOM uint32_t EXTMODEEN : 1;
  4045. __IOM uint32_t WSASYNCEN : 1;
  4046. __IOM uint32_t CRAMPSIZECFG : 3;
  4047. __IOM uint32_t WRBURSTEN : 1;
  4048. __IM uint32_t RESERVED2 : 12;
  4049. } CSCTRL4_B;
  4050. };
  4051. /* SRAM/NOR-Flash chip-select timing register 4 */
  4052. union
  4053. {
  4054. __IOM uint32_t CSTIM4;
  4055. struct
  4056. {
  4057. __IOM uint32_t ADDRSETCFG : 4;
  4058. __IOM uint32_t ADDRHLDCFG : 4;
  4059. __IOM uint32_t DATASETCFG : 8;
  4060. __IOM uint32_t BUSTURNCFG : 4;
  4061. __IOM uint32_t CLKDIVCFG : 4;
  4062. __IOM uint32_t DATALATCFG : 4;
  4063. __IOM uint32_t ASYNCACCCFG : 2;
  4064. __IM uint32_t RESERVED : 2;
  4065. } CSTIM4_B;
  4066. };
  4067. } SMC_Bank1_T;
  4068. /**
  4069. * @brief Static Memory Controller (SMC) Bank1E
  4070. */
  4071. typedef struct
  4072. {
  4073. /* SRAM/NOR-Flash write timing registers 1 */
  4074. union
  4075. {
  4076. __IOM uint32_t WRTTIM1;
  4077. struct
  4078. {
  4079. __IOM uint32_t ADDRSETCFG : 4;
  4080. __IOM uint32_t ADDRHLDCFG : 4;
  4081. __IOM uint32_t DATASETCFG : 8;
  4082. __IOM uint32_t BUSTURNCFG : 4;
  4083. __IOM uint32_t CLKDIVCFG : 4;
  4084. __IOM uint32_t DATALATCFG : 4;
  4085. __IOM uint32_t ASYNCACCCFG : 2;
  4086. __IM uint32_t RESERVED : 2;
  4087. } WRTTIM1_B;
  4088. };
  4089. __IM uint32_t RESERVED;
  4090. /* SRAM/NOR-Flash write timing registers 2 */
  4091. union
  4092. {
  4093. __IOM uint32_t WRTTIM2;
  4094. struct
  4095. {
  4096. __IOM uint32_t ADDRSETCFG : 4;
  4097. __IOM uint32_t ADDRHLDCFG : 4;
  4098. __IOM uint32_t DATASETCFG : 8;
  4099. __IOM uint32_t BUSTURNCFG : 4;
  4100. __IOM uint32_t CLKDIVCFG : 4;
  4101. __IOM uint32_t DATALATCFG : 4;
  4102. __IOM uint32_t ASYNCACCCFG : 2;
  4103. __IM uint32_t RESERVED : 2;
  4104. } WRTTIM2_B;
  4105. };
  4106. __IM uint32_t RESERVED1;
  4107. /* SRAM/NOR-Flash write timing registers 3 */
  4108. union
  4109. {
  4110. __IOM uint32_t WRTTIM3;
  4111. struct
  4112. {
  4113. __IOM uint32_t ADDRSETCFG : 4;
  4114. __IOM uint32_t ADDRHLDCFG : 4;
  4115. __IOM uint32_t DATASETCFG : 8;
  4116. __IOM uint32_t BUSTURNCFG : 4;
  4117. __IOM uint32_t CLKDIVCFG : 4;
  4118. __IOM uint32_t DATALATCFG : 4;
  4119. __IOM uint32_t ASYNCACCCFG : 2;
  4120. __IM uint32_t RESERVED : 2;
  4121. } WRTTIM3_B;
  4122. };
  4123. __IOM uint32_t RESERVED2;
  4124. /* SRAM/NOR-Flash write timing registers 4 */
  4125. union
  4126. {
  4127. __IOM uint32_t WRTTIM4;
  4128. struct
  4129. {
  4130. __IOM uint32_t ADDRSETCFG : 4;
  4131. __IOM uint32_t ADDRHLDCFG : 4;
  4132. __IOM uint32_t DATASETCFG : 8;
  4133. __IOM uint32_t BUSTURNCFG : 4;
  4134. __IOM uint32_t CLKDIVCFG : 4;
  4135. __IOM uint32_t DATALATCFG : 4;
  4136. __IOM uint32_t ASYNCACCCFG : 2;
  4137. __IM uint32_t RESERVED : 2;
  4138. } WRTTIM4_B;
  4139. };
  4140. } SMC_Bank1E_T;
  4141. /**
  4142. * @brief Static Memory Controller (SMC) Bank 2
  4143. */
  4144. typedef struct
  4145. {
  4146. /* PC Card/NAND Flash control register 2 */
  4147. union
  4148. {
  4149. __IOM uint32_t CTRL2;
  4150. struct
  4151. {
  4152. __IM uint32_t RESERVED1 : 1;
  4153. __IOM uint32_t WAITFEN : 1;
  4154. __IOM uint32_t MBKEN : 1;
  4155. __IOM uint32_t MTYPECFG : 1;
  4156. __IOM uint32_t DBWIDCFG : 2;
  4157. __IOM uint32_t ECCEN : 1;
  4158. __IM uint32_t RESERVED2 : 2;
  4159. __IOM uint32_t C2RDCFG : 4;
  4160. __IOM uint32_t A2RDCFG : 4;
  4161. __IOM uint32_t ECCPSCFG : 3;
  4162. __IM uint32_t RESERVED3 : 12;
  4163. } CTRL2_B;
  4164. };
  4165. /* FIFO status and interrupt register 2 */
  4166. union
  4167. {
  4168. __IOM uint32_t STSINT2;
  4169. struct
  4170. {
  4171. __IOM uint32_t IREFLG : 1;
  4172. __IOM uint32_t IHLFLG : 1;
  4173. __IOM uint32_t IFEFLG : 1;
  4174. __IOM uint32_t IREDEN : 1;
  4175. __IOM uint32_t IHLDEN : 1;
  4176. __IOM uint32_t IFEDEN : 1;
  4177. __IM uint32_t FEFLG : 1;
  4178. __IM uint32_t RESERVED : 16;
  4179. } STSINT2_B;
  4180. };
  4181. /* Common memory space timing register 2 */
  4182. union
  4183. {
  4184. __IOM uint32_t CMSTIM2;
  4185. struct
  4186. {
  4187. __IOM uint32_t SET2 : 8;
  4188. __IOM uint32_t WAIT2 : 8;
  4189. __IOM uint32_t HLD2 : 8;
  4190. __IOM uint32_t HIZ2 : 8;
  4191. } CMSTIM2_B;
  4192. };
  4193. /* Attribute memory space timing register 2 */
  4194. union
  4195. {
  4196. __IOM uint32_t AMSTIM2;
  4197. struct
  4198. {
  4199. __IOM uint32_t SET2 : 8;
  4200. __IOM uint32_t WAIT2 : 8;
  4201. __IOM uint32_t HLD2 : 8;
  4202. __IOM uint32_t HIZ2 : 8;
  4203. } AMSTIM2_B;
  4204. };
  4205. __IM uint32_t RESERVED;
  4206. /* ECC result register 2 */
  4207. union
  4208. {
  4209. __IM uint32_t ECCRS2;
  4210. struct
  4211. {
  4212. __IM uint32_t ECCRS2 : 32;
  4213. } ECCRS2_B;
  4214. };
  4215. } SMC_Bank2_T;
  4216. /**
  4217. * @brief Flexible Static Memory Controller (SMC) Bank 3
  4218. */
  4219. typedef struct
  4220. {
  4221. /* PC Card/NAND Flash control register 3 */
  4222. union
  4223. {
  4224. __IOM uint32_t CTRL3;
  4225. struct
  4226. {
  4227. __IM uint32_t RESERVED1 : 1;
  4228. __IOM uint32_t WAITFEN : 1;
  4229. __IOM uint32_t MBKEN : 1;
  4230. __IOM uint32_t MTYPECFG : 1;
  4231. __IOM uint32_t DBWIDCFG : 2;
  4232. __IOM uint32_t ECCEN : 1;
  4233. __IM uint32_t RESERVED2 : 2;
  4234. __IOM uint32_t C2RDCFG : 4;
  4235. __IOM uint32_t A2RDCFG : 4;
  4236. __IOM uint32_t ECCPSCFG : 3;
  4237. __IM uint32_t RESERVED3 : 12;
  4238. } CTRL3_B;
  4239. };
  4240. /* FIFO status and interrupt register 3 */
  4241. union
  4242. {
  4243. __IOM uint32_t STSINT3;
  4244. struct
  4245. {
  4246. __IOM uint32_t IREFLG : 1;
  4247. __IOM uint32_t IHLFLG : 1;
  4248. __IOM uint32_t IFEFLG : 1;
  4249. __IOM uint32_t IREDEN : 1;
  4250. __IOM uint32_t IHLDEN : 1;
  4251. __IOM uint32_t IFEDEN : 1;
  4252. __IM uint32_t FEFLG : 1;
  4253. __IM uint32_t RESERVED : 16;
  4254. } STSINT3_B;
  4255. };
  4256. /* Common memory space timing register 3 */
  4257. union
  4258. {
  4259. __IOM uint32_t CMSTIM3;
  4260. struct
  4261. {
  4262. __IOM uint32_t SET3 : 8;
  4263. __IOM uint32_t WAIT3 : 8;
  4264. __IOM uint32_t HLD3 : 8;
  4265. __IOM uint32_t HIZ3 : 8;
  4266. } CMSTIM3_B;
  4267. };
  4268. /* Attribute memory space timing register 3 */
  4269. union
  4270. {
  4271. __IOM uint32_t AMSTIM3;
  4272. struct
  4273. {
  4274. __IOM uint32_t SET3 : 8;
  4275. __IOM uint32_t WAIT3 : 8;
  4276. __IOM uint32_t HLD3 : 8;
  4277. __IOM uint32_t HIZ3 : 8;
  4278. } AMSTIM3_B;
  4279. };
  4280. __IM uint32_t RESERVED;
  4281. /* ECC result register 3 */
  4282. union
  4283. {
  4284. __IM uint32_t ECCRS3;
  4285. struct
  4286. {
  4287. __IM uint32_t ECCRS3 : 32;
  4288. } ECCRS3_B;
  4289. };
  4290. } SMC_Bank3_T;
  4291. /**
  4292. * @brief Flexible Static Memory Controller (SMC) Bank 4
  4293. */
  4294. typedef struct
  4295. {
  4296. /* PC Card/NAND Flash control register 4 */
  4297. union
  4298. {
  4299. __IOM uint32_t CTRL4;
  4300. struct
  4301. {
  4302. __IM uint32_t RESERVED1 : 1;
  4303. __IOM uint32_t WAITFEN : 1;
  4304. __IOM uint32_t MBKEN : 1;
  4305. __IOM uint32_t MTYPECFG : 1;
  4306. __IOM uint32_t DBWIDCFG : 2;
  4307. __IOM uint32_t ECCEN : 1;
  4308. __IM uint32_t RESERVED2 : 2;
  4309. __IOM uint32_t C2RDCFG : 4;
  4310. __IOM uint32_t A2RDCFG : 4;
  4311. __IOM uint32_t ECCPSCFG : 3;
  4312. __IM uint32_t RESERVED3 : 12;
  4313. } CTRL4_B;
  4314. };
  4315. /* FIFO status and interrupt register 4 */
  4316. union
  4317. {
  4318. __IOM uint32_t STSINT4;
  4319. struct
  4320. {
  4321. __IOM uint32_t IREFLG : 1;
  4322. __IOM uint32_t IHLFLG : 1;
  4323. __IOM uint32_t IFEFLG : 1;
  4324. __IOM uint32_t IREDEN : 1;
  4325. __IOM uint32_t IHLDEN : 1;
  4326. __IOM uint32_t IFEDEN : 1;
  4327. __IM uint32_t FEFLG : 1;
  4328. __IM uint32_t RESERVED : 16;
  4329. } STSINT4_B;
  4330. };
  4331. /* Common memory space timing register 4 */
  4332. union
  4333. {
  4334. __IOM uint32_t CMSTIM4;
  4335. struct
  4336. {
  4337. __IOM uint32_t SET4 : 8;
  4338. __IOM uint32_t WAIT4 : 8;
  4339. __IOM uint32_t HLD4 : 8;
  4340. __IOM uint32_t HIZ4 : 8;
  4341. } CMSTIM4_B;
  4342. };
  4343. /* Attribute memory space timing register 4 */
  4344. union
  4345. {
  4346. __IOM uint32_t AMSTIM4;
  4347. struct
  4348. {
  4349. __IOM uint32_t SET4 : 8;
  4350. __IOM uint32_t WAIT4 : 8;
  4351. __IOM uint32_t HLD4 : 8;
  4352. __IOM uint32_t HIZ4 : 8;
  4353. } AMSTIM4_B;
  4354. };
  4355. /* I/O space timing register 4 */
  4356. union
  4357. {
  4358. __IOM uint32_t IOSTIM4;
  4359. struct
  4360. {
  4361. __IOM uint32_t SET : 8;
  4362. __IOM uint32_t WAIT : 8;
  4363. __IOM uint32_t HLD : 8;
  4364. __IOM uint32_t HIZ : 8;
  4365. } IOSTIM4_B;
  4366. };
  4367. } SMC_Bank4_T;
  4368. /**
  4369. * @brief SEC Inter-integrated circuit (SCI2C)
  4370. */
  4371. typedef struct
  4372. {
  4373. /** @brief Control register 1 */
  4374. union
  4375. {
  4376. __IOM uint32_t CTRL1;
  4377. struct
  4378. {
  4379. __IOM uint32_t MST : 1;
  4380. __IOM uint32_t SPD : 2;
  4381. __IOM uint32_t SAM : 1;
  4382. __IM uint32_t RESERVED1 : 1;
  4383. __IOM uint32_t RSTAEN : 1;
  4384. __IOM uint32_t SLADIS : 1;
  4385. __IOM uint32_t DSA : 1;
  4386. __IOM uint32_t TFEIC : 1;
  4387. __IOM uint32_t RFFIE : 1;
  4388. __IOM uint32_t DSMA : 1;
  4389. __IM uint32_t RESERVED2 : 21;
  4390. }CTRL1_B;
  4391. };
  4392. /** @brief Master address register */
  4393. union
  4394. {
  4395. __IOM uint32_t TARADDR;
  4396. struct
  4397. {
  4398. __IOM uint32_t ADDR : 10;
  4399. __IOM uint32_t STA : 1;
  4400. __IOM uint32_t GCEN : 1;
  4401. __IOM uint32_t MAM : 1;
  4402. __IM uint32_t RESERVED : 19;
  4403. }TARADDR_B;
  4404. };
  4405. /** @brief Slave address register */
  4406. union
  4407. {
  4408. __IOM uint32_t SLAADDR;
  4409. struct
  4410. {
  4411. __IOM uint32_t ADDR : 10;
  4412. __IM uint32_t RESERVED : 22;
  4413. }SLAADDR_B;
  4414. };
  4415. /** @brief High speed master code register */
  4416. union
  4417. {
  4418. __IOM uint32_t HSMC;
  4419. struct
  4420. {
  4421. __IOM uint32_t HSMC : 3;
  4422. __IM uint32_t RESERVED : 29;
  4423. }HSMC_B;
  4424. };
  4425. /** @brief Data register */
  4426. union
  4427. {
  4428. __IOM uint32_t DATA;
  4429. struct
  4430. {
  4431. __IOM uint32_t DATA : 8;
  4432. __IOM uint32_t CMD : 1;
  4433. __IOM uint32_t STOP : 1;
  4434. __IM uint32_t RESERVED : 22;
  4435. }DATA_B;
  4436. };
  4437. /** @brief Standard speed clock high counter register */
  4438. union
  4439. {
  4440. __IOM uint32_t SSCHC;
  4441. struct
  4442. {
  4443. __IOM uint32_t CNT : 16;
  4444. __IM uint32_t RESERVED : 16;
  4445. }SSCHC_B;
  4446. };
  4447. /** @brief Standard speed clock low counter register */
  4448. union
  4449. {
  4450. __IOM uint32_t SSCLC;
  4451. struct
  4452. {
  4453. __IOM uint32_t CNT : 16;
  4454. __IM uint32_t RESERVED : 16;
  4455. }SSCLC_B;
  4456. };
  4457. /** @brief Fast speed clock high counter register */
  4458. union
  4459. {
  4460. __IOM uint32_t FSCHC;
  4461. struct
  4462. {
  4463. __IOM uint32_t CNT : 16;
  4464. __IM uint32_t RESERVED : 16;
  4465. }FSCHC_B;
  4466. };
  4467. /** @brief Fast speed clock low counter register */
  4468. union
  4469. {
  4470. __IOM uint32_t FSCLC;
  4471. struct
  4472. {
  4473. __IOM uint32_t CNT : 16;
  4474. __IM uint32_t RESERVED : 16;
  4475. }FSCLC_B;
  4476. };
  4477. /** @brief High speed clock high counter */
  4478. union
  4479. {
  4480. __IOM uint32_t HSCHC;
  4481. struct
  4482. {
  4483. __IOM uint32_t CNT : 16;
  4484. __IM uint32_t RESERVED : 16;
  4485. }HSCHC_B;
  4486. };
  4487. /** @brief High speed clock low counter register */
  4488. union
  4489. {
  4490. __IOM uint32_t HSCLC;
  4491. struct
  4492. {
  4493. __IOM uint32_t CNT : 16;
  4494. __IM uint32_t RESERVED : 16;
  4495. }HSCLC_B;
  4496. };
  4497. /** @brief Interrupt status register */
  4498. union
  4499. {
  4500. __IM uint32_t INTSTS;
  4501. struct
  4502. {
  4503. __IM uint32_t RFUIF : 1;
  4504. __IM uint32_t RFOIF : 1;
  4505. __IM uint32_t RFFIF : 1;
  4506. __IM uint32_t TFOIF : 1;
  4507. __IM uint32_t TFEIF : 1;
  4508. __IM uint32_t RRIF : 1;
  4509. __IM uint32_t TAIF : 1;
  4510. __IM uint32_t RDIF : 1;
  4511. __IM uint32_t ACTIF : 1;
  4512. __IM uint32_t STPDIF : 1;
  4513. __IM uint32_t STADIF : 1;
  4514. __IM uint32_t GCIF : 1;
  4515. __IM uint32_t RSTADIF : 1;
  4516. __IM uint32_t MOHIF : 1;
  4517. __IM uint32_t RESERVED : 18;
  4518. }INTSTS_B;
  4519. };
  4520. /** @brief Interrupt enable register */
  4521. union
  4522. {
  4523. __IOM uint32_t INTEN;
  4524. struct
  4525. {
  4526. __IOM uint32_t RFUIE : 1;
  4527. __IOM uint32_t RFOIE : 1;
  4528. __IOM uint32_t RFFIE : 1;
  4529. __IOM uint32_t TFOIE : 1;
  4530. __IOM uint32_t TFEIE : 1;
  4531. __IOM uint32_t RRIE : 1;
  4532. __IOM uint32_t TAIE : 1;
  4533. __IOM uint32_t RDIE : 1;
  4534. __IOM uint32_t ACTIE : 1;
  4535. __IOM uint32_t STPDIE : 1;
  4536. __IOM uint32_t STADIE : 1;
  4537. __IOM uint32_t GCIE : 1;
  4538. __IOM uint32_t RSTADIE : 1;
  4539. __IOM uint32_t MOHIE : 1;
  4540. __IM uint32_t RESERVED : 18;
  4541. }INTEN_B;
  4542. };
  4543. /** @brief Raw interrupt status register */
  4544. union
  4545. {
  4546. __IM uint32_t RIS;
  4547. struct
  4548. {
  4549. __IM uint32_t RFUIF : 1;
  4550. __IM uint32_t RFOIF : 1;
  4551. __IM uint32_t RFFIF : 1;
  4552. __IM uint32_t TFOIF : 1;
  4553. __IM uint32_t TFEIF : 1;
  4554. __IM uint32_t RRIF : 1;
  4555. __IM uint32_t TAIF : 1;
  4556. __IM uint32_t RDIF : 1;
  4557. __IM uint32_t ACTIF : 1;
  4558. __IM uint32_t STPDIF : 1;
  4559. __IM uint32_t STADIF : 1;
  4560. __IM uint32_t GCIF : 1;
  4561. __IM uint32_t RSTADIF : 1;
  4562. __IM uint32_t RESERVED : 18;
  4563. }RIS_B;
  4564. };
  4565. /** @brief Reception FIFO threshold register */
  4566. union
  4567. {
  4568. __IOM uint32_t RFT;
  4569. struct
  4570. {
  4571. __IOM uint32_t RFT : 8;
  4572. __IM uint32_t RESERVED : 24;
  4573. }RFT_B;
  4574. };
  4575. /** @brief Transmission FIFO threshold register */
  4576. union
  4577. {
  4578. __IOM uint32_t TFT;
  4579. struct
  4580. {
  4581. __IOM uint32_t TFT : 8;
  4582. __IM uint32_t RESERVED : 24;
  4583. }TFT_B;
  4584. };
  4585. /** @brief Interruption clear register */
  4586. union
  4587. {
  4588. __IM uint32_t INTCLR;
  4589. struct
  4590. {
  4591. __IM uint32_t INTCLR : 1;
  4592. __IM uint32_t RESERVED : 31;
  4593. }INTCLR_B;
  4594. };
  4595. /** @brief Reception FIFO underflow interruption clear register */
  4596. union
  4597. {
  4598. __IM uint32_t RFUIC;
  4599. struct
  4600. {
  4601. __IM uint32_t RFUIC : 1;
  4602. __IM uint32_t RESERVED : 31;
  4603. }RFUIC_B;
  4604. };
  4605. /** @brief Reception FIFO overflow interruption clear register */
  4606. union
  4607. {
  4608. __IM uint32_t RFOIC;
  4609. struct
  4610. {
  4611. __IM uint32_t RFOIC : 1;
  4612. __IM uint32_t RESERVED : 31;
  4613. }RFOIC_B;
  4614. };
  4615. /** @brief Transmission FIFO overflow interruption clear register */
  4616. union
  4617. {
  4618. __IM uint32_t TFOIC;
  4619. struct
  4620. {
  4621. __IM uint32_t TFOIC : 1;
  4622. __IM uint32_t RESERVED : 31;
  4623. }TFOIC_B;
  4624. };
  4625. /** @brief Reception request interruption clear register */
  4626. union
  4627. {
  4628. __IM uint32_t RRIC;
  4629. struct
  4630. {
  4631. __IM uint32_t RRIC : 1;
  4632. __IM uint32_t RESERVED : 31;
  4633. }RRIC_B;
  4634. };
  4635. /** @brief Transmission abort interruption clear register */
  4636. union
  4637. {
  4638. __IM uint32_t TAIC;
  4639. struct
  4640. {
  4641. __IM uint32_t TAIC : 1;
  4642. __IM uint32_t RESERVED : 31;
  4643. }TAIC_B;
  4644. };
  4645. /** @brief Receive done interruption clear register */
  4646. union
  4647. {
  4648. __IM uint32_t RDIC;
  4649. struct
  4650. {
  4651. __IM uint32_t RDIC : 1;
  4652. __IM uint32_t RESERVED : 31;
  4653. }RDIC_B;
  4654. };
  4655. /** @brief Activity interruption clear register */
  4656. union
  4657. {
  4658. __IM uint32_t AIC;
  4659. struct
  4660. {
  4661. __IM uint32_t AIC : 1;
  4662. __IM uint32_t RESERVED : 31;
  4663. }AIC_B;
  4664. };
  4665. /** @brief Stop detection interruption clear register */
  4666. union
  4667. {
  4668. __IM uint32_t STPDIC;
  4669. struct
  4670. {
  4671. __IM uint32_t STPDIC : 1;
  4672. __IM uint32_t RESERVED : 31;
  4673. }STPDIC_B;
  4674. };
  4675. /** @brief Start detection interruption clear register */
  4676. union
  4677. {
  4678. __IM uint32_t STADIC;
  4679. struct
  4680. {
  4681. __IM uint32_t STADIC : 1;
  4682. __IM uint32_t RESERVED : 31;
  4683. }STADIC_B;
  4684. };
  4685. /** @brief General call interruption clear register */
  4686. union
  4687. {
  4688. __IM uint32_t GCIC;
  4689. struct
  4690. {
  4691. __IM uint32_t GCIC : 1;
  4692. __IM uint32_t RESERVED : 31;
  4693. }GCIC_B;
  4694. };
  4695. /** @brief Control register 2 */
  4696. union
  4697. {
  4698. __IOM uint32_t CTRL2;
  4699. struct
  4700. {
  4701. __IOM uint32_t I2CEN : 1;
  4702. __IOM uint32_t ABR : 1;
  4703. __IOM uint32_t TCB : 1;
  4704. __IM uint32_t RESERVED : 29;
  4705. }CTRL2_B;
  4706. };
  4707. /** @brief Status register 1 */
  4708. union
  4709. {
  4710. __IM uint32_t STS1;
  4711. struct
  4712. {
  4713. __IM uint32_t ACTF : 1;
  4714. __IM uint32_t TFNFF : 1;
  4715. __IM uint32_t TFEF : 1;
  4716. __IM uint32_t RFNEF : 1;
  4717. __IM uint32_t RFFF : 1;
  4718. __IM uint32_t MAF : 1;
  4719. __IM uint32_t SAF : 1;
  4720. __IM uint32_t RESERVED : 24;
  4721. }STS1_B;
  4722. };
  4723. /** @brief Transmission FIFO level */
  4724. union
  4725. {
  4726. __IOM uint32_t TFL;
  4727. struct
  4728. {
  4729. __IOM uint32_t TFL : 4;
  4730. __IM uint32_t RESERVED : 28;
  4731. }TFL_B;
  4732. };
  4733. /** @brief Reception FIFO level */
  4734. union
  4735. {
  4736. __IOM uint32_t RFL;
  4737. struct
  4738. {
  4739. __IOM uint32_t RFL : 4;
  4740. __IM uint32_t RESERVED : 28;
  4741. }RFL_B;
  4742. };
  4743. /** @brief SDA hold time length register */
  4744. union
  4745. {
  4746. __IOM uint32_t SDAHOLD;
  4747. struct
  4748. {
  4749. __IOM uint32_t TXHOLD : 16;
  4750. __IOM uint32_t RXHOLD : 8;
  4751. __IM uint32_t RESERVED : 8;
  4752. }SDAHOLD_B;
  4753. };
  4754. /** @brief Transmission abort source register */
  4755. union
  4756. {
  4757. __IM uint32_t TAS;
  4758. struct
  4759. {
  4760. __IM uint32_t AD7NA : 1;
  4761. __IM uint32_t AD10NA1 : 1;
  4762. __IM uint32_t AD10NA2 : 1;
  4763. __IM uint32_t TDNA : 1;
  4764. __IM uint32_t GCNA : 1;
  4765. __IM uint32_t GCR : 1;
  4766. __IM uint32_t HSAD : 1;
  4767. __IM uint32_t SNR : 1;
  4768. __IM uint32_t RNR10B : 1;
  4769. __IM uint32_t MSTDIS : 1;
  4770. __IM uint32_t ARBLOST : 1;
  4771. __IM uint32_t LFTF : 1;
  4772. __IM uint32_t SAL : 1;
  4773. __IM uint32_t SRI : 1;
  4774. __IM uint32_t USRARB : 1;
  4775. __IM uint32_t FLUCNT : 1;
  4776. __IM uint32_t RESERVED : 16;
  4777. }TAS_B;
  4778. };
  4779. /** @brief Slave data NACK only register */
  4780. union
  4781. {
  4782. __IOM uint32_t SDNO;
  4783. struct
  4784. {
  4785. __IOM uint32_t NACK : 1;
  4786. __IM uint32_t RESERVED : 31;
  4787. }SDNO_B;
  4788. };
  4789. /** @brief DMA control register */
  4790. union
  4791. {
  4792. __IOM uint32_t DMACTRL;
  4793. struct
  4794. {
  4795. __IOM uint32_t RXEN : 1;
  4796. __IOM uint32_t TXEN : 1;
  4797. __IM uint32_t RESERVED : 30;
  4798. }DMACTRL_B;
  4799. };
  4800. /** @brief DMA transmission data level register */
  4801. union
  4802. {
  4803. __IOM uint32_t DTDL;
  4804. struct
  4805. {
  4806. __IOM uint32_t DTDL : 4;
  4807. __IM uint32_t RESERVED : 28;
  4808. }DTDL_B;
  4809. };
  4810. /** @brief DMA teception data level register */
  4811. union
  4812. {
  4813. __IOM uint32_t DRDL;
  4814. struct
  4815. {
  4816. __IOM uint32_t DRDL : 4;
  4817. __IM uint32_t RESERVED : 28;
  4818. }DRDL_B;
  4819. };
  4820. /** @brief SDA delay register */
  4821. union
  4822. {
  4823. __IOM uint32_t SDADLY;
  4824. struct
  4825. {
  4826. __IOM uint32_t SDADLY : 8;
  4827. __IM uint32_t RESERVED : 24;
  4828. }SDADLY_B;
  4829. };
  4830. /** @brief Genernal call ACK register */
  4831. union
  4832. {
  4833. __IOM uint32_t GCA;
  4834. struct
  4835. {
  4836. __IOM uint32_t GCA : 1;
  4837. __IM uint32_t RESERVED : 31;
  4838. }GCA_B;
  4839. };
  4840. /** @brief Status register 2 */
  4841. union
  4842. {
  4843. __IM uint32_t STS2;
  4844. struct
  4845. {
  4846. __IM uint32_t I2CEN : 1;
  4847. __IM uint32_t SDWB : 1;
  4848. __IM uint32_t SRDL : 1;
  4849. __IM uint32_t RESERVED : 29;
  4850. }STS2_B;
  4851. };
  4852. /** @brief Low speed spike suppression limit */
  4853. union
  4854. {
  4855. __IOM uint32_t LSSSL;
  4856. struct
  4857. {
  4858. __IOM uint32_t LSSSL : 8;
  4859. __IM uint32_t RESERVED : 24;
  4860. }LSSSL_B;
  4861. };
  4862. /** @brief High speed spike suppression limit */
  4863. union
  4864. {
  4865. __IOM uint32_t HSSSL;
  4866. struct
  4867. {
  4868. __IOM uint32_t HSSSL : 8;
  4869. __IM uint32_t RESERVED : 24;
  4870. }HSSSL_B;
  4871. };
  4872. uint32_t RESERVED[22];
  4873. /** @brief Switch register */
  4874. union
  4875. {
  4876. __IOM uint32_t SW;
  4877. struct
  4878. {
  4879. __IOM uint32_t SW : 1;
  4880. __IM uint32_t RESERVED : 31;
  4881. }SW_B;
  4882. };
  4883. }SCI2C_T;
  4884. /**
  4885. * @brief Dynamic memory controler (DMC)
  4886. */
  4887. typedef struct
  4888. {
  4889. /** @brief Configuraion register */
  4890. union
  4891. {
  4892. __IOM uint32_t CFG;
  4893. struct
  4894. {
  4895. __IM uint32_t RESERVED1 : 3;
  4896. __IOM uint32_t BAWCFG : 2;
  4897. __IOM uint32_t RAWCFG : 4;
  4898. __IOM uint32_t CAWCFG : 4;
  4899. __IOM uint32_t DWCFG : 2;
  4900. __IM uint32_t RESERVED2 : 16;
  4901. }CFG_B;
  4902. };
  4903. /** @brief Timing register 0 */
  4904. union
  4905. {
  4906. __IOM uint32_t TIM0;
  4907. struct
  4908. {
  4909. __IOM uint32_t CASLSEL0 : 2;
  4910. __IOM uint32_t RASMINTSEL : 4;
  4911. __IOM uint32_t DTIMSEL : 3;
  4912. __IOM uint32_t PCPSEL : 3;
  4913. __IOM uint32_t WRTIMSEL : 2;
  4914. __IOM uint32_t ARPSEL : 4;
  4915. __IOM uint32_t XSR0 : 4;
  4916. __IOM uint32_t ATACP : 4;
  4917. __IOM uint32_t ECASLSEL1 : 1;
  4918. __IOM uint32_t EXSR1 : 5;
  4919. }TIM0_B;
  4920. };
  4921. /** @brief Timing register 1 */
  4922. union
  4923. {
  4924. __IOM uint32_t TIM1;
  4925. struct
  4926. {
  4927. __IOM uint32_t STBTIM : 16;
  4928. __IOM uint32_t ARNUMCFG : 4;
  4929. __IM uint32_t RESERVED : 12;
  4930. }TIM1_B;
  4931. };
  4932. /** @brief Control register 1 */
  4933. union
  4934. {
  4935. __IOM uint32_t CTRL1;
  4936. struct
  4937. {
  4938. __IOM uint32_t INIT : 1;
  4939. __IOM uint32_t SRMEN : 1;
  4940. __IOM uint32_t PDMEN : 1;
  4941. __IOM uint32_t PCACFG : 1;
  4942. __IOM uint32_t FRBSREN : 1;
  4943. __IOM uint32_t FRASREN : 1;
  4944. __IOM uint32_t RDNUMMCFG : 3;
  4945. __IOM uint32_t MODESET : 1;
  4946. __IM uint32_t RESERVED1 : 1;
  4947. __IM uint32_t SRMFLG : 1;
  4948. __IOM uint32_t BANKNUMCFG : 4;
  4949. __IM uint32_t RESERVED2 : 16;
  4950. }CTRL1_B;
  4951. };
  4952. /** @brief Refresh register */
  4953. union
  4954. {
  4955. __IOM uint32_t REF;
  4956. struct
  4957. {
  4958. __IOM uint32_t RCYCCFG : 16;
  4959. __IM uint32_t RESERVED : 16;
  4960. }REF_B;
  4961. };
  4962. /** @brief Chip select register */
  4963. union
  4964. {
  4965. __IOM uint32_t CHIPSEL;
  4966. struct
  4967. {
  4968. __IM uint32_t RESERVED : 16;
  4969. __IOM uint32_t BACHIPSEL : 16;
  4970. }CHIPSEL_B;
  4971. };
  4972. __IM uint32_t RESERVED[15];
  4973. /** @brief Mask register */
  4974. union
  4975. {
  4976. __IOM uint32_t MASK;
  4977. struct
  4978. {
  4979. __IOM uint32_t MSIZESEL : 5;
  4980. __IOM uint32_t MTYPESEL : 3;
  4981. __IM uint32_t RESERVED : 24;
  4982. }MASK_B;
  4983. };
  4984. __IM uint32_t RESERVED1[234];
  4985. /** @brief Switch register */
  4986. union
  4987. {
  4988. __IOM uint32_t SW;
  4989. struct
  4990. {
  4991. __IOM uint32_t MCSW : 1;
  4992. __IM uint32_t RESERVED : 31;
  4993. }SW_B;
  4994. };
  4995. /** @brief Control register 2 */
  4996. union
  4997. {
  4998. __IOM uint32_t CTRL2;
  4999. struct
  5000. {
  5001. __IOM uint32_t CPHACFG : 1;
  5002. __IOM uint32_t RDDEN : 1;
  5003. __IOM uint32_t RDDCFG : 3;
  5004. __IOM uint32_t WPEN : 1;
  5005. __IOM uint32_t BUFFEN : 1;
  5006. __IOM uint32_t WRPBSEL : 1;
  5007. __IM uint32_t RESERVED : 24;
  5008. }CTRL2_B;
  5009. };
  5010. }DMC_T;
  5011. /**
  5012. * @brief Debug MCU(DBGMCU)
  5013. */
  5014. typedef struct
  5015. {
  5016. /** @brief ID register */
  5017. union
  5018. {
  5019. __IOM uint32_t IDCODE;
  5020. struct
  5021. {
  5022. __IOM uint32_t EQR : 12;
  5023. __IM uint32_t RESERVED : 4;
  5024. __IOM uint32_t WVR : 16;
  5025. }IDCODE_B;
  5026. };
  5027. /** @brief Control register */
  5028. union
  5029. {
  5030. __IOM uint32_t CFG;
  5031. struct
  5032. {
  5033. __IOM uint32_t SLEEP_CLK_STS : 1;
  5034. __IOM uint32_t STOP_CLK_STS : 1;
  5035. __IOM uint32_t STANDBY_CLK_STS : 1;
  5036. __IM uint32_t RESERVED1 : 2;
  5037. __IOM uint32_t IOEN : 1;
  5038. __IOM uint32_t MODE : 2;
  5039. __IOM uint32_t IWDT_STS : 1;
  5040. __IOM uint32_t WWDT_STS : 1;
  5041. __IOM uint32_t TMR1_STS : 1;
  5042. __IOM uint32_t TMR2_STS : 1;
  5043. __IOM uint32_t TMR3_STS : 1;
  5044. __IOM uint32_t TMR4_STS : 1;
  5045. __IOM uint32_t CAN1_STS : 1;
  5046. __IOM uint32_t I2C1_SMBUS_TIMEOUT_STS : 1;
  5047. __IOM uint32_t I2C2_SMBUS_TIMEOUT_STS : 1;
  5048. __IOM uint32_t TMR8_STS : 1;
  5049. __IOM uint32_t TMR5_STS : 1;
  5050. __IOM uint32_t TMR6_STS : 1;
  5051. __IOM uint32_t TMR7_STS : 1;
  5052. __IOM uint32_t CAN2_STS : 1;
  5053. __IM uint32_t RESERVED2 : 10;
  5054. }CFG_B;
  5055. };
  5056. }DBGMCU_T;
  5057. /**
  5058. * @brief USB Device controler(USBD)
  5059. */
  5060. typedef union
  5061. {
  5062. __IOM uint32_t EP;
  5063. struct
  5064. {
  5065. __IOM uint32_t ADDR : 4;
  5066. __IOM uint32_t TXSTS : 2;
  5067. __IOM uint32_t TXDTOG : 1;
  5068. __IOM uint32_t CTFT : 1;
  5069. __IOM uint32_t KIND : 1;
  5070. __IOM uint32_t TYPE : 2;
  5071. __IOM uint32_t SETUP : 1;
  5072. __IOM uint32_t RXSTS : 2;
  5073. __IOM uint32_t RXDTOG : 1;
  5074. __IOM uint32_t CTFR : 1;
  5075. __IM uint32_t RESERVED : 16;
  5076. }EP_B;
  5077. }USB_EP_REG_T;
  5078. typedef struct
  5079. {
  5080. /** Endpoint */
  5081. USB_EP_REG_T EP[8];
  5082. __IM uint32_t RESERVED[8];
  5083. /** @brief Control register */
  5084. union
  5085. {
  5086. __IOM uint32_t CTRL;
  5087. struct
  5088. {
  5089. __IOM uint32_t FORRST : 1;
  5090. __IOM uint32_t PWRDOWN : 1;
  5091. __IOM uint32_t LPWREN : 1;
  5092. __IOM uint32_t FORSUS : 1;
  5093. __IOM uint32_t WUPREQ : 1;
  5094. __IM uint32_t RESERVED1 : 3;
  5095. __IOM uint32_t ESOFIEN : 1;
  5096. __IOM uint32_t SOFIEN : 1;
  5097. __IOM uint32_t RSTIEN : 1;
  5098. __IOM uint32_t SUSIEN : 1;
  5099. __IOM uint32_t WUPIEN : 1;
  5100. __IOM uint32_t ERRIEN : 1;
  5101. __IOM uint32_t PMAOUIEN : 1;
  5102. __IOM uint32_t CTRIEN : 1;
  5103. __IM uint32_t RESERVED2 : 16;
  5104. }CTRL_B;
  5105. };
  5106. /** @brief Interrupt status register */
  5107. union
  5108. {
  5109. __IOM uint32_t INTSTS;
  5110. struct
  5111. {
  5112. __IOM uint32_t EPID : 4;
  5113. __IOM uint32_t DOT : 1;
  5114. __IM uint32_t RESERVED1 : 3;
  5115. __IOM uint32_t ESOFFLG : 1;
  5116. __IOM uint32_t SOFFLG : 1;
  5117. __IOM uint32_t RSTREQ : 1;
  5118. __IOM uint32_t SUSREQ : 1;
  5119. __IOM uint32_t WUPREQ : 1;
  5120. __IOM uint32_t ERRFLG : 1;
  5121. __IOM uint32_t PMOFLG : 1;
  5122. __IOM uint32_t CTFLG : 1;
  5123. __IM uint32_t RESERVED2 : 16;
  5124. }INTSTS_B;
  5125. };
  5126. /** @brief Frame number register */
  5127. union
  5128. {
  5129. __IM uint32_t FRANUM;
  5130. struct
  5131. {
  5132. __IM uint32_t FRANUM : 11;
  5133. __IM uint32_t LSOFNUM : 2;
  5134. __IM uint32_t LOCK : 1;
  5135. __IM uint32_t RXDMSTS : 1;
  5136. __IM uint32_t RXDPSTS : 1;
  5137. __IM uint32_t RESERVED : 16;
  5138. }FRANUM_B;
  5139. };
  5140. /** @brief Device address register */
  5141. union
  5142. {
  5143. __IOM uint32_t ADDR;
  5144. struct
  5145. {
  5146. __IOM uint32_t ADDR : 7;
  5147. __IOM uint32_t USBDEN : 1;
  5148. __IM uint32_t RESERVED : 24;
  5149. }ADDR_B;
  5150. };
  5151. /** @brief Buffer table address register */
  5152. union
  5153. {
  5154. __IOM uint32_t BUFFTB;
  5155. struct
  5156. {
  5157. __IM uint32_t RESERVED1 : 3;
  5158. __IOM uint32_t BUFFTB : 13;
  5159. __IM uint32_t RESERVED2 : 16;
  5160. }BUFFTB_B;
  5161. };
  5162. __IM uint32_t RESERVED1[43];
  5163. /** @brief Buffer table address register */
  5164. union
  5165. {
  5166. __IOM uint32_t USB_SWITCH;
  5167. struct
  5168. {
  5169. __IOM uint32_t USB_SWITCH : 1;
  5170. __IM uint32_t RESERVED : 31;
  5171. }SWITCH_B;
  5172. };
  5173. }USBD_T;
  5174. /**@} end of group Peripheral_registers_structures */
  5175. /** @defgroup Peripheral_memory_map
  5176. @{
  5177. */
  5178. /* FMC base address in the alias region */
  5179. #define FMC_BASE ((uint32_t)0x08000000)
  5180. /* SRAM base address in the alias region */
  5181. #define SRAM_BASE ((uint32_t)0x20000000)
  5182. /* Peripheral base address in the alias region */
  5183. #define PERIPH_BASE ((uint32_t)0x40000000)
  5184. /* SRAM base address in the bit-band region */
  5185. #define SRAM_BB_BASE ((uint32_t)0x22000000)
  5186. /* Peripheral base address in the bit-band region */
  5187. #define PERIPH_BB_BASE ((uint32_t)0x42000000)
  5188. /* SMC registers base address */
  5189. #define SMC_R_BASE ((uint32_t)0xA0000000)
  5190. /* DMC registers base address */
  5191. #define DMC_BASE ((uint32_t)0xA0000000)
  5192. /* Peripheral memory map */
  5193. #define APB1PERIPH_BASE PERIPH_BASE
  5194. #define APB2PERIPH_BASE (PERIPH_BASE + 0x10000)
  5195. #define AHBPERIPH_BASE (PERIPH_BASE + 0x20000)
  5196. #define TMR2_BASE (APB1PERIPH_BASE + 0x0000)
  5197. #define TMR3_BASE (APB1PERIPH_BASE + 0x0400)
  5198. #define TMR4_BASE (APB1PERIPH_BASE + 0x0800)
  5199. #define TMR5_BASE (APB1PERIPH_BASE + 0x0C00)
  5200. #define TMR6_BASE (APB1PERIPH_BASE + 0x1000)
  5201. #define TMR7_BASE (APB1PERIPH_BASE + 0x1400)
  5202. #define TMR12_BASE (APB1PERIPH_BASE + 0x1800)
  5203. #define TMR13_BASE (APB1PERIPH_BASE + 0x1C00)
  5204. #define TMR14_BASE (APB1PERIPH_BASE + 0x2000)
  5205. #define RTC_BASE (APB1PERIPH_BASE + 0x2800)
  5206. #define WWDT_BASE (APB1PERIPH_BASE + 0x2C00)
  5207. #define IWDT_BASE (APB1PERIPH_BASE + 0x3000)
  5208. #define SPI2_BASE (APB1PERIPH_BASE + 0x3800)
  5209. #define SPI3_BASE (APB1PERIPH_BASE + 0x3C00)
  5210. #define USART2_BASE (APB1PERIPH_BASE + 0x4400)
  5211. #define USART3_BASE (APB1PERIPH_BASE + 0x4800)
  5212. #define UART4_BASE (APB1PERIPH_BASE + 0x4C00)
  5213. #define UART5_BASE (APB1PERIPH_BASE + 0x5000)
  5214. #define I2C1_BASE (APB1PERIPH_BASE + 0x5400)
  5215. #define I2C2_BASE (APB1PERIPH_BASE + 0x5800)
  5216. #define USBD_BASE (APB1PERIPH_BASE + 0X5C00)
  5217. #define CAN1_BASE (APB1PERIPH_BASE + 0x6400)
  5218. #define CAN2_BASE (APB1PERIPH_BASE + 0x6800)
  5219. #define BAKPR_BASE (APB1PERIPH_BASE + 0x6C00)
  5220. #define PMU_BASE (APB1PERIPH_BASE + 0x7000)
  5221. #define DAC_BASE (APB1PERIPH_BASE + 0x7400)
  5222. #define CEC_BASE (APB1PERIPH_BASE + 0x7800)
  5223. #define AFIO_BASE (APB2PERIPH_BASE + 0x0000)
  5224. #define EINT_BASE (APB2PERIPH_BASE + 0x0400)
  5225. #define GPIOA_BASE (APB2PERIPH_BASE + 0x0800)
  5226. #define GPIOB_BASE (APB2PERIPH_BASE + 0x0C00)
  5227. #define GPIOC_BASE (APB2PERIPH_BASE + 0x1000)
  5228. #define GPIOD_BASE (APB2PERIPH_BASE + 0x1400)
  5229. #define GPIOE_BASE (APB2PERIPH_BASE + 0x1800)
  5230. #define GPIOF_BASE (APB2PERIPH_BASE + 0x1C00)
  5231. #define GPIOG_BASE (APB2PERIPH_BASE + 0x2000)
  5232. #define ADC1_BASE (APB2PERIPH_BASE + 0x2400)
  5233. #define ADC2_BASE (APB2PERIPH_BASE + 0x2800)
  5234. #define TMR1_BASE (APB2PERIPH_BASE + 0x2C00)
  5235. #define SPI1_BASE (APB2PERIPH_BASE + 0x3000)
  5236. #define TMR8_BASE (APB2PERIPH_BASE + 0x3400)
  5237. #define USART1_BASE (APB2PERIPH_BASE + 0x3800)
  5238. #define ADC3_BASE (APB2PERIPH_BASE + 0x3C00)
  5239. #define TMR15_BASE (APB2PERIPH_BASE + 0x4000)
  5240. #define TMR16_BASE (APB2PERIPH_BASE + 0x4400)
  5241. #define TMR17_BASE (APB2PERIPH_BASE + 0x4800)
  5242. #define TMR9_BASE (APB2PERIPH_BASE + 0x4C00)
  5243. #define TMR10_BASE (APB2PERIPH_BASE + 0x5000)
  5244. #define TMR11_BASE (APB2PERIPH_BASE + 0x5400)
  5245. #define SDIO_BASE (PERIPH_BASE + 0x18000)
  5246. #define DMA1_BASE (AHBPERIPH_BASE + 0x0000)
  5247. #define DMA1_Channel1_BASE (AHBPERIPH_BASE + 0x0008)
  5248. #define DMA1_Channel2_BASE (AHBPERIPH_BASE + 0x001C)
  5249. #define DMA1_Channel3_BASE (AHBPERIPH_BASE + 0x0030)
  5250. #define DMA1_Channel4_BASE (AHBPERIPH_BASE + 0x0044)
  5251. #define DMA1_Channel5_BASE (AHBPERIPH_BASE + 0x0058)
  5252. #define DMA1_Channel6_BASE (AHBPERIPH_BASE + 0x006C)
  5253. #define DMA1_Channel7_BASE (AHBPERIPH_BASE + 0x0080)
  5254. #define DMA2_BASE (AHBPERIPH_BASE + 0x0400)
  5255. #define DMA2_Channel1_BASE (AHBPERIPH_BASE + 0x0408)
  5256. #define DMA2_Channel2_BASE (AHBPERIPH_BASE + 0x041C)
  5257. #define DMA2_Channel3_BASE (AHBPERIPH_BASE + 0x0430)
  5258. #define DMA2_Channel4_BASE (AHBPERIPH_BASE + 0x0444)
  5259. #define DMA2_Channel5_BASE (AHBPERIPH_BASE + 0x0458)
  5260. #define RCM_BASE (AHBPERIPH_BASE + 0x1000)
  5261. #define CRC_BASE (AHBPERIPH_BASE + 0x3000)
  5262. /* FMC registers base address */
  5263. #define FMC_R_BASE (AHBPERIPH_BASE + 0x2000)
  5264. /* FMC Option Bytes base address */
  5265. #define OB_BASE ((uint32_t)0x1FFFF800)
  5266. /* SMC Bank1 registers base address */
  5267. #define SMC_Bank1_R_BASE (SMC_R_BASE + 0x0000)
  5268. /* SMC Bank1E registers base address */
  5269. #define SMC_Bank1E_R_BASE (SMC_R_BASE + 0x0104)
  5270. /* SMC Bank2 registers base address */
  5271. #define SMC_Bank2_R_BASE (SMC_R_BASE + 0x0060)
  5272. /* SMC Bank3 registers base address */
  5273. #define SMC_Bank3_R_BASE (SMC_R_BASE + 0x0080)
  5274. /* SMC Bank4 registers base address */
  5275. #define SMC_Bank4_R_BASE (SMC_R_BASE + 0x00A0)
  5276. /* Debug MCU registers base address */
  5277. #define DBGMCU_BASE ((uint32_t)0xE0042000)
  5278. /**@} end of group Peripheral_memory_map */
  5279. /** @defgroup Peripheral_declaration
  5280. @{
  5281. */
  5282. #define CRC ((CRC_T *) CRC_BASE)
  5283. #define RTC ((RTC_T *) RTC_BASE)
  5284. #define PMU ((PMU_T *) PMU_BASE)
  5285. #define BAKPR ((BAKPR_T *) BAKPR_BASE)
  5286. #define TMR1 ((TMR_T *) TMR1_BASE)
  5287. #define TMR2 ((TMR_T *) TMR2_BASE)
  5288. #define TMR3 ((TMR_T *) TMR3_BASE)
  5289. #define TMR4 ((TMR_T *) TMR4_BASE)
  5290. #define TMR5 ((TMR_T *) TMR5_BASE)
  5291. #define TMR6 ((TMR_T *) TMR6_BASE)
  5292. #define TMR7 ((TMR_T *) TMR7_BASE)
  5293. #define TMR8 ((TMR_T *) TMR8_BASE)
  5294. #define TMR9 ((TMR_T *) TMR9_BASE)
  5295. #define TMR10 ((TMR_T *) TMR10_BASE)
  5296. #define TMR11 ((TMR_T *) TMR11_BASE)
  5297. #define TMR12 ((TMR_T *) TMR12_BASE)
  5298. #define TMR13 ((TMR_T *) TMR13_BASE)
  5299. #define TMR14 ((TMR_T *) TMR14_BASE)
  5300. #define TMR15 ((TMR_T *) TMR15_BASE)
  5301. #define TMR16 ((TMR_T *) TMR16_BASE)
  5302. #define TMR17 ((TMR_T *) TMR17_BASE)
  5303. #define DMA1 ((DMA_T *) DMA1_BASE)
  5304. #define DMA2 ((DMA_T *) DMA2_BASE)
  5305. #define DMA1_Channel1 ((DMA_Channel_T *) DMA1_Channel1_BASE)
  5306. #define DMA1_Channel2 ((DMA_Channel_T *) DMA1_Channel2_BASE)
  5307. #define DMA1_Channel3 ((DMA_Channel_T *) DMA1_Channel3_BASE)
  5308. #define DMA1_Channel4 ((DMA_Channel_T *) DMA1_Channel4_BASE)
  5309. #define DMA1_Channel5 ((DMA_Channel_T *) DMA1_Channel5_BASE)
  5310. #define DMA1_Channel6 ((DMA_Channel_T *) DMA1_Channel6_BASE)
  5311. #define DMA1_Channel7 ((DMA_Channel_T *) DMA1_Channel7_BASE)
  5312. #define DMA2_Channel1 ((DMA_Channel_T *) DMA2_Channel1_BASE)
  5313. #define DMA2_Channel2 ((DMA_Channel_T *) DMA2_Channel2_BASE)
  5314. #define DMA2_Channel3 ((DMA_Channel_T *) DMA2_Channel3_BASE)
  5315. #define DMA2_Channel4 ((DMA_Channel_T *) DMA2_Channel4_BASE)
  5316. #define DMA2_Channel5 ((DMA_Channel_T *) DMA2_Channel5_BASE)
  5317. #define CAN1 ((CAN_T *) CAN1_BASE)
  5318. #define CAN2 ((CAN_T *) CAN2_BASE)
  5319. #define I2C1 ((I2C_T *) I2C1_BASE)
  5320. #define I2C2 ((I2C_T *) I2C2_BASE)
  5321. #define OB ((OB_T *) OB_BASE)
  5322. #define ADC1 ((ADC_T *) ADC1_BASE)
  5323. #define ADC2 ((ADC_T *) ADC2_BASE)
  5324. #define ADC3 ((ADC_T *) ADC3_BASE)
  5325. #define EINT ((EINT_T *) EINT_BASE)
  5326. #define IWDT ((IWDT_T *) IWDT_BASE)
  5327. #define SDIO ((SDIO_T *) SDIO_BASE)
  5328. #define DAC ((DAC_T *) DAC_BASE)
  5329. #define SPI1 ((SPI_T *) SPI1_BASE)
  5330. #define SPI2 ((SPI_T *) SPI2_BASE)
  5331. #define SPI3 ((SPI_T *) SPI3_BASE)
  5332. #define WWDT ((WWDT_T *) WWDT_BASE)
  5333. #define USART2 ((USART_T *) USART2_BASE)
  5334. #define USART3 ((USART_T *) USART3_BASE)
  5335. #define UART4 ((USART_T *) UART4_BASE)
  5336. #define UART5 ((USART_T *) UART5_BASE)
  5337. #define AFIO ((AFIO_T *) AFIO_BASE)
  5338. #define GPIOA ((GPIO_T *) GPIOA_BASE)
  5339. #define GPIOB ((GPIO_T *) GPIOB_BASE)
  5340. #define GPIOC ((GPIO_T *) GPIOC_BASE)
  5341. #define GPIOD ((GPIO_T *) GPIOD_BASE)
  5342. #define GPIOE ((GPIO_T *) GPIOE_BASE)
  5343. #define GPIOF ((GPIO_T *) GPIOF_BASE)
  5344. #define GPIOG ((GPIO_T *) GPIOG_BASE)
  5345. #define USART1 ((USART_T *) USART1_BASE)
  5346. #define RCM ((RCM_T *) RCM_BASE)
  5347. #define FMC ((FMC_T *) FMC_R_BASE)
  5348. #define USBD ((USBD_T *)USBD_BASE)
  5349. #define SMC_Bank1 ((SMC_Bank1_T *) SMC_Bank1_R_BASE)
  5350. #define SMC_Bank1E ((SMC_Bank1E_T *)SMC_Bank1E_R_BASE)
  5351. #define SMC_Bank2 ((SMC_Bank2_T *) SMC_Bank2_R_BASE)
  5352. #define SMC_Bank3 ((SMC_Bank3_T *) SMC_Bank3_R_BASE)
  5353. #define SMC_Bank4 ((SMC_Bank4_T *) SMC_Bank4_R_BASE)
  5354. #define DBGMCU ((DBGMCU_T *) DBGMCU_BASE)
  5355. #define I2C3 ((SCI2C_T *)(I2C1_BASE))
  5356. #define I2C4 ((SCI2C_T *)(I2C2_BASE))
  5357. #define DMC ((DMC_T *)DMC_BASE)
  5358. /**@} end of group Peripheral_declaration */
  5359. /** @defgroup Exported_Macros
  5360. @{
  5361. */
  5362. /* Define one bit mask */
  5363. #define BIT0 ((uint32_t)0x00000001)
  5364. #define BIT1 ((uint32_t)0x00000002)
  5365. #define BIT2 ((uint32_t)0x00000004)
  5366. #define BIT3 ((uint32_t)0x00000008)
  5367. #define BIT4 ((uint32_t)0x00000010)
  5368. #define BIT5 ((uint32_t)0x00000020)
  5369. #define BIT6 ((uint32_t)0x00000040)
  5370. #define BIT7 ((uint32_t)0x00000080)
  5371. #define BIT8 ((uint32_t)0x00000100)
  5372. #define BIT9 ((uint32_t)0x00000200)
  5373. #define BIT10 ((uint32_t)0x00000400)
  5374. #define BIT11 ((uint32_t)0x00000800)
  5375. #define BIT12 ((uint32_t)0x00001000)
  5376. #define BIT13 ((uint32_t)0x00002000)
  5377. #define BIT14 ((uint32_t)0x00004000)
  5378. #define BIT15 ((uint32_t)0x00008000)
  5379. #define BIT16 ((uint32_t)0x00010000)
  5380. #define BIT17 ((uint32_t)0x00020000)
  5381. #define BIT18 ((uint32_t)0x00040000)
  5382. #define BIT19 ((uint32_t)0x00080000)
  5383. #define BIT20 ((uint32_t)0x00100000)
  5384. #define BIT21 ((uint32_t)0x00200000)
  5385. #define BIT22 ((uint32_t)0x00400000)
  5386. #define BIT23 ((uint32_t)0x00800000)
  5387. #define BIT24 ((uint32_t)0x01000000)
  5388. #define BIT25 ((uint32_t)0x02000000)
  5389. #define BIT26 ((uint32_t)0x04000000)
  5390. #define BIT27 ((uint32_t)0x08000000)
  5391. #define BIT28 ((uint32_t)0x10000000)
  5392. #define BIT29 ((uint32_t)0x20000000)
  5393. #define BIT30 ((uint32_t)0x40000000)
  5394. #define BIT31 ((uint32_t)0x80000000)
  5395. #define SET_BIT(REG, BIT) ((REG) |= (BIT))
  5396. #define CLEAR_BIT(REG, BIT) ((REG) &= ~(BIT))
  5397. #define READ_BIT(REG, BIT) ((REG) & (BIT))
  5398. #define CLEAR_REG(REG) ((REG) = (0x0))
  5399. #define WRITE_REG(REG, VAL) ((REG) = (VAL))
  5400. #define READ_REG(REG) ((REG))
  5401. #define MODIFY_REG(REG, CLEARMASK, SETMASK) WRITE_REG((REG), (((READ_REG(REG)) & (~(CLEARMASK))) | (SETMASK)))
  5402. /**@} end of group Exported_Macros */
  5403. /**@} end of group APM32E10x */
  5404. /**@} end of group CMSIS */
  5405. #ifdef __cplusplus
  5406. }
  5407. #endif
  5408. #endif /* __APM32E10x_H */