lowlevel.S 4.3 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131
  1. .equ B0_Tacs, 0x0 /* 0clk */
  2. .equ B0_Tcos, 0x0 /* 0clk */
  3. .equ B0_Tacc, 0x4 /* 6clk */
  4. .equ B0_Tcoh, 0x0 /* 0clk */
  5. .equ B0_Tah, 0x0 /* 0clk */
  6. .equ B0_Tacp, 0x0 /* 0clk */
  7. .equ B0_PMC, 0x0 /* normal(1data) */
  8. /* Bank 1 parameter */
  9. .equ B1_Tacs, 0x3 /* 4clk */
  10. .equ B1_Tcos, 0x3 /* 4clk */
  11. .equ B1_Tacc, 0x7 /* 14clkv */
  12. .equ B1_Tcoh, 0x3 /* 4clk */
  13. .equ B1_Tah, 0x3 /* 4clk */
  14. .equ B1_Tacp, 0x3 /* 6clk */
  15. .equ B1_PMC, 0x0 /* normal(1data) */
  16. /* Bank 2 parameter - LAN91C96 */
  17. .equ B2_Tacs, 0x3 /* 4clk */
  18. .equ B2_Tcos, 0x3 /* 4clk */
  19. .equ B2_Tacc, 0x7 /* 14clk */
  20. .equ B2_Tcoh, 0x3 /* 4clk */
  21. .equ B2_Tah, 0x3 /* 4clk */
  22. .equ B2_Tacp, 0x3 /* 6clk */
  23. .equ B2_PMC, 0x0 /* normal(1data) */
  24. /* Bank 3 parameter */
  25. .equ B3_Tacs, 0x3 /* 4clk */
  26. .equ B3_Tcos, 0x3 /* 4clk */
  27. .equ B3_Tacc, 0x7 /* 14clk */
  28. .equ B3_Tcoh, 0x3 /* 4clk */
  29. .equ B3_Tah, 0x3 /* 4clk */
  30. .equ B3_Tacp, 0x3 /* 6clk */
  31. .equ B3_PMC, 0x0 /* normal(1data) */
  32. /* Bank 4 parameter */
  33. .equ B4_Tacs, 0x3 /* 4clk */
  34. .equ B4_Tcos, 0x3 /* 4clk */
  35. .equ B4_Tacc, 0x7 /* 14clk */
  36. .equ B4_Tcoh, 0x3 /* 4clk */
  37. .equ B4_Tah, 0x3 /* 4clk */
  38. .equ B4_Tacp, 0x3 /* 6clk */
  39. .equ B4_PMC, 0x0 /* normal(1data) */
  40. /* Bank 5 parameter */
  41. .equ B5_Tacs, 0x3 /* 4clk */
  42. .equ B5_Tcos, 0x3 /* 4clk */
  43. .equ B5_Tacc, 0x7 /* 14clk */
  44. .equ B5_Tcoh, 0x3 /* 4clk */
  45. .equ B5_Tah, 0x3 /* 4clk */
  46. .equ B5_Tacp, 0x3 /* 6clk */
  47. .equ B5_PMC, 0x0 /* normal(1data) */
  48. /* Bank 6(if SROM) parameter */
  49. .equ B6_Tacs, 0x3 /* 4clk */
  50. .equ B6_Tcos, 0x3 /* 4clk */
  51. .equ B6_Tacc, 0x7 /* 14clk */
  52. .equ B6_Tcoh, 0x3 /* 4clk */
  53. .equ B6_Tah, 0x3 /* 4clk */
  54. .equ B6_Tacp, 0x3 /* 6clk */
  55. .equ B6_PMC, 0x0 /* normal(1data) */
  56. /* Bank 7(if SROM) parameter */
  57. .equ B7_Tacs, 0x3 /* 4clk */
  58. .equ B7_Tcos, 0x3 /* 4clk */
  59. .equ B7_Tacc, 0x7 /* 14clk */
  60. .equ B7_Tcoh, 0x3 /* 4clk */
  61. .equ B7_Tah, 0x3 /* 4clk */
  62. .equ B7_Tacp, 0x3 /* 6clk */
  63. .equ B7_PMC, 0x0 /* normal(1data) */
  64. /* Bank 6 parameter */
  65. .equ B6_MT, 0x3 /* SDRAM */
  66. .equ B6_Trcd, 0x0 /* 2clk */
  67. .equ B6_SCAN, 0x0 /* 8bit */
  68. .equ B7_MT, 0x3 /* SDRAM */
  69. .equ B7_Trcd, 0x0 /* 2clk */
  70. .equ B7_SCAN, 0x0 /* 8bit */
  71. /* REFRESH parameter */
  72. .equ REFEN, 0x1 /* Refresh enable */
  73. .equ TREFMD, 0x0 /* CBR(CAS before RAS)/Auto refresh */
  74. .equ Trp, 0x0 /* 2clk */
  75. .equ Trc, 0x3 /* 0x1=5clk 0x3=11clk*/
  76. .equ Tchr, 0x0 /* 0x2=3clk 0x0=0clks */
  77. .equ REFCNT, 879
  78. MEMORY_CONFIG:
  79. .long 0x11111900 /* Bank0 = OM[1:0] , Bank1-7 16bit, Bank2=Nowait,UB/LB*/
  80. .word ((B0_Tacs<<13)+(B0_Tcos<<11)+(B0_Tacc<<8)+(B0_Tcoh<<6)+(B0_Tah<<4)+(B0_Tacp<<2)+(B0_PMC)) /*GCS0*/
  81. .word ((B1_Tacs<<13)+(B1_Tcos<<11)+(B1_Tacc<<8)+(B1_Tcoh<<6)+(B1_Tah<<4)+(B1_Tacp<<2)+(B1_PMC)) /*GCS1*/
  82. .word ((B2_Tacs<<13)+(B2_Tcos<<11)+(B2_Tacc<<8)+(B2_Tcoh<<6)+(B2_Tah<<4)+(B2_Tacp<<2)+(B2_PMC)) /*GCS2*/
  83. .word ((B3_Tacs<<13)+(B3_Tcos<<11)+(B3_Tacc<<8)+(B3_Tcoh<<6)+(B3_Tah<<4)+(B3_Tacp<<2)+(B3_PMC)) /*GCS3*/
  84. .word ((B4_Tacs<<13)+(B4_Tcos<<11)+(B4_Tacc<<8)+(B4_Tcoh<<6)+(B4_Tah<<4)+(B4_Tacp<<2)+(B4_PMC)) /*GCS4*/
  85. .word ((B5_Tacs<<13)+(B5_Tcos<<11)+(B5_Tacc<<8)+(B5_Tcoh<<6)+(B5_Tah<<4)+(B5_Tacp<<2)+(B5_PMC)) /*GCS5*/
  86. .word ((B6_MT<<15)+(B6_Trcd<<2)+(B6_SCAN)) /*GCS6*/
  87. .word ((B7_MT<<15)+(B7_Trcd<<2)+(B7_SCAN)) /*GCS7*/
  88. .word ((REFEN<<23)+(TREFMD<<22)+(Trp<<20)+(Trc<<18)+(Tchr<<16)+REFCNT) /*REFRESH RFEN=1, TREFMD=0, trp=3clk, trc=5clk, tchr=3clk,count=1019*/
  89. .word 0x16 /*SCLK power down mode, BANKSIZE 8M/8M*/
  90. .word 0x20 /*MRSR6 CL=2clk*/
  91. .word 0x20 /*MRSR7*/
  92. .equ PLLCON, 0x01d80000
  93. .equ CLKCON, 0x01d80004
  94. .equ LOCKTIME, 0x01d8000c
  95. .globl lowlevel_init
  96. lowlevel_init:
  97. /* set clock control register */
  98. ldr r1, =LOCKTIME
  99. ldrb r0, =0x7d0
  100. strb r0, [r1]
  101. ldr r1, =PLLCON
  102. ldr r0, =0x58061
  103. str r0, [r1]
  104. ldr r1, =CLKCON
  105. ldr r0, =0x7ff8
  106. str r0, [r1]
  107. /*
  108. * memory configuration
  109. */
  110. adr r0, MEMORY_CONFIG
  111. ldmia r0, {r1-r13}
  112. ldr r0, =0x01c80000
  113. stmia r0, {r1-r13}
  114. mov pc, lr