trap_entry_gcc.S 6.3 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202
  1. /*
  2. * Copyright (c) 2021 - 2022 hpmicro
  3. *
  4. * SPDX-License-Identifier: BSD-3-Clause
  5. *
  6. * Change Logs:
  7. * Date Author Notes
  8. * 2022/01/16 HPMicro The first version
  9. * 2020/04/27 HPMicro Bugfix for interrupt management
  10. */
  11. #include "cpuport.h"
  12. .section .isr_vector, "ax"
  13. .global irq_handler_trap
  14. .align 2
  15. irq_handler_trap:
  16. #ifdef ARCH_RISCV_FPU
  17. addi sp, sp, -32 * FREGBYTES
  18. FSTORE f0, 0 * FREGBYTES(sp)
  19. FSTORE f1, 1 * FREGBYTES(sp)
  20. FSTORE f2, 2 * FREGBYTES(sp)
  21. FSTORE f3, 3 * FREGBYTES(sp)
  22. FSTORE f4, 4 * FREGBYTES(sp)
  23. FSTORE f5, 5 * FREGBYTES(sp)
  24. FSTORE f6, 6 * FREGBYTES(sp)
  25. FSTORE f7, 7 * FREGBYTES(sp)
  26. FSTORE f8, 8 * FREGBYTES(sp)
  27. FSTORE f9, 9 * FREGBYTES(sp)
  28. FSTORE f10, 10 * FREGBYTES(sp)
  29. FSTORE f11, 11 * FREGBYTES(sp)
  30. FSTORE f12, 12 * FREGBYTES(sp)
  31. FSTORE f13, 13 * FREGBYTES(sp)
  32. FSTORE f14, 14 * FREGBYTES(sp)
  33. FSTORE f15, 15 * FREGBYTES(sp)
  34. FSTORE f16, 16 * FREGBYTES(sp)
  35. FSTORE f17, 17 * FREGBYTES(sp)
  36. FSTORE f18, 18 * FREGBYTES(sp)
  37. FSTORE f19, 19 * FREGBYTES(sp)
  38. FSTORE f20, 20 * FREGBYTES(sp)
  39. FSTORE f21, 21 * FREGBYTES(sp)
  40. FSTORE f22, 22 * FREGBYTES(sp)
  41. FSTORE f23, 23 * FREGBYTES(sp)
  42. FSTORE f24, 24 * FREGBYTES(sp)
  43. FSTORE f25, 25 * FREGBYTES(sp)
  44. FSTORE f26, 26 * FREGBYTES(sp)
  45. FSTORE f27, 27 * FREGBYTES(sp)
  46. FSTORE f28, 28 * FREGBYTES(sp)
  47. FSTORE f29, 29 * FREGBYTES(sp)
  48. FSTORE f30, 30 * FREGBYTES(sp)
  49. FSTORE f31, 31 * FREGBYTES(sp)
  50. #endif
  51. /* save all from thread context */
  52. addi sp, sp, -32 * REGBYTES
  53. STORE x1, 1 * REGBYTES(sp) // ra
  54. li t0, 0x80
  55. STORE t0, 2 * REGBYTES(sp) // mstatus
  56. STORE x4, 4 * REGBYTES(sp) // tp - thread pointer
  57. STORE x5, 5 * REGBYTES(sp) // t0
  58. STORE x6, 6 * REGBYTES(sp) // t1
  59. STORE x7, 7 * REGBYTES(sp) // t2
  60. STORE x8, 8 * REGBYTES(sp) // s0/fp
  61. STORE x9, 9 * REGBYTES(sp) // s1
  62. STORE x10, 10 * REGBYTES(sp) // a0
  63. STORE x11, 11 * REGBYTES(sp) // a1
  64. STORE x12, 12 * REGBYTES(sp) // a2
  65. STORE x13, 13 * REGBYTES(sp) // a3
  66. STORE x14, 14 * REGBYTES(sp) // a4
  67. STORE x15, 15 * REGBYTES(sp) // a5
  68. STORE x16, 16 * REGBYTES(sp) // a6
  69. STORE x17, 17 * REGBYTES(sp) // a7
  70. STORE x18, 18 * REGBYTES(sp) // s2
  71. STORE x19, 19 * REGBYTES(sp) // s3
  72. STORE x20, 20 * REGBYTES(sp) // s4
  73. STORE x21, 21 * REGBYTES(sp) // s5
  74. STORE x22, 22 * REGBYTES(sp) // s6
  75. STORE x23, 23 * REGBYTES(sp) // s7
  76. STORE x24, 24 * REGBYTES(sp) // s8
  77. STORE x25, 25 * REGBYTES(sp) // s9
  78. STORE x26, 26 * REGBYTES(sp) // s10
  79. STORE x27, 27 * REGBYTES(sp) // s11
  80. STORE x28, 28 * REGBYTES(sp) // t3
  81. STORE x29, 29 * REGBYTES(sp) // t4
  82. STORE x30, 30 * REGBYTES(sp) // t5
  83. STORE x31, 31 * REGBYTES(sp) // t6
  84. /* Save the thread stack frame base to mscratch */
  85. csrw mscratch, sp
  86. /* switch to interrupt stack */
  87. la sp, _stack
  88. /* interrupt handle */
  89. call rt_interrupt_enter
  90. /* Get the thread stack frame base from mscratch */
  91. csrr a0, mscratch
  92. call trap_entry
  93. call rt_interrupt_leave
  94. /* switch to thread stack */
  95. csrr sp, mscratch
  96. /* need to switch new thread */
  97. la s0, rt_thread_switch_interrupt_flag
  98. lw s2, 0(s0)
  99. beqz s2, spurious_interrupt
  100. /* clear switch interrupt flag */
  101. sw zero, 0(s0)
  102. csrr a0, mepc
  103. STORE a0, 0 * REGBYTES(sp)
  104. la s0, rt_interrupt_from_thread
  105. LOAD s1, 0(s0)
  106. STORE sp, 0(s1)
  107. la s0, rt_interrupt_to_thread
  108. LOAD s1, 0(s0)
  109. LOAD sp, 0(s1)
  110. LOAD a0, 0 * REGBYTES(sp)
  111. csrw mepc, a0
  112. spurious_interrupt:
  113. LOAD x1, 1 * REGBYTES(sp) // ra
  114. /* Remain in M-mode after mret */
  115. li t0, 0x00001800
  116. csrs mstatus, t0
  117. LOAD t0, 2 * REGBYTES(sp)
  118. csrs mstatus, t0 // mstatus.mpie
  119. LOAD x4, 4 * REGBYTES(sp) // tp
  120. LOAD x5, 5 * REGBYTES(sp) // t0
  121. LOAD x6, 6 * REGBYTES(sp) // t1
  122. LOAD x7, 7 * REGBYTES(sp) // t2
  123. LOAD x8, 8 * REGBYTES(sp) // s0/fp
  124. LOAD x9, 9 * REGBYTES(sp) // s1
  125. LOAD x10, 10 * REGBYTES(sp) // a0
  126. LOAD x11, 11 * REGBYTES(sp) // a1
  127. LOAD x12, 12 * REGBYTES(sp) // a2
  128. LOAD x13, 13 * REGBYTES(sp) // a3
  129. LOAD x14, 14 * REGBYTES(sp) // a4
  130. LOAD x15, 15 * REGBYTES(sp) // a5
  131. LOAD x16, 16 * REGBYTES(sp) // a6
  132. LOAD x17, 17 * REGBYTES(sp) // a7
  133. LOAD x18, 18 * REGBYTES(sp) // s2
  134. LOAD x19, 19 * REGBYTES(sp) // s3
  135. LOAD x20, 20 * REGBYTES(sp) // s4
  136. LOAD x21, 21 * REGBYTES(sp) // s5
  137. LOAD x22, 22 * REGBYTES(sp) // s6
  138. LOAD x23, 23 * REGBYTES(sp) // s7
  139. LOAD x24, 24 * REGBYTES(sp) // s8
  140. LOAD x25, 25 * REGBYTES(sp) // s9
  141. LOAD x26, 26 * REGBYTES(sp) // s10
  142. LOAD x27, 27 * REGBYTES(sp) // s11
  143. LOAD x28, 28 * REGBYTES(sp) // t3
  144. LOAD x29, 29 * REGBYTES(sp) // t4
  145. LOAD x30, 30 * REGBYTES(sp) // t5
  146. LOAD x31, 31 * REGBYTES(sp) // t6
  147. addi sp, sp, 32 * REGBYTES
  148. #ifdef ARCH_RISCV_FPU
  149. FLOAD f0, 0 * FREGBYTES(sp)
  150. FLOAD f1, 1 * FREGBYTES(sp)
  151. FLOAD f2, 2 * FREGBYTES(sp)
  152. FLOAD f3, 3 * FREGBYTES(sp)
  153. FLOAD f4, 4 * FREGBYTES(sp)
  154. FLOAD f5, 5 * FREGBYTES(sp)
  155. FLOAD f6, 6 * FREGBYTES(sp)
  156. FLOAD f7, 7 * FREGBYTES(sp)
  157. FLOAD f8, 8 * FREGBYTES(sp)
  158. FLOAD f9, 9 * FREGBYTES(sp)
  159. FLOAD f10, 10 * FREGBYTES(sp)
  160. FLOAD f11, 11 * FREGBYTES(sp)
  161. FLOAD f12, 12 * FREGBYTES(sp)
  162. FLOAD f13, 13 * FREGBYTES(sp)
  163. FLOAD f14, 14 * FREGBYTES(sp)
  164. FLOAD f15, 15 * FREGBYTES(sp)
  165. FLOAD f16, 16 * FREGBYTES(sp)
  166. FLOAD f17, 17 * FREGBYTES(sp)
  167. FLOAD f18, 18 * FREGBYTES(sp)
  168. FLOAD f19, 19 * FREGBYTES(sp)
  169. FLOAD f20, 20 * FREGBYTES(sp)
  170. FLOAD f21, 21 * FREGBYTES(sp)
  171. FLOAD f22, 22 * FREGBYTES(sp)
  172. FLOAD f23, 23 * FREGBYTES(sp)
  173. FLOAD f24, 24 * FREGBYTES(sp)
  174. FLOAD f25, 25 * FREGBYTES(sp)
  175. FLOAD f26, 26 * FREGBYTES(sp)
  176. FLOAD f27, 27 * FREGBYTES(sp)
  177. FLOAD f28, 28 * FREGBYTES(sp)
  178. FLOAD f29, 29 * FREGBYTES(sp)
  179. FLOAD f30, 30 * FREGBYTES(sp)
  180. FLOAD f31, 31 * FREGBYTES(sp)
  181. addi sp, sp, 32 * FREGBYTES
  182. #endif
  183. mret