drv_gpio.c 19 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624625626627628629630631632633634635636637638639640641642643644645646647648649650651652653654655656657658659660661662663664665666667668669670671672673674675676677678679680681682683684685686687688689690691692693694695696697698699700701702703704705706707708709710711712713714715716717718719720
  1. /*
  2. * Copyright (c) 2006-2021, RT-Thread Development Team
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. *
  6. * Change Logs:
  7. * Date Author Notes
  8. * 2022-05-16 shelton first version
  9. * 2023-01-31 shelton add support f421/f425
  10. */
  11. #include "drv_common.h"
  12. #include "drv_gpio.h"
  13. #ifdef RT_USING_PIN
  14. #define PIN_NUM(port, no) (((((port) & 0xFu) << 4) | ((no) & 0xFu)))
  15. #define PIN_PORT(pin) ((uint8_t)(((pin) >> 4) & 0xFu))
  16. #define PIN_NO(pin) ((uint8_t)((pin) & 0xFu))
  17. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  18. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  19. #define PIN_ATPORTSOURCE(pin) (scfg_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  20. #define PIN_ATPINSOURCE(pin) (scfg_pins_source_type)((uint8_t)((pin) & 0xFu))
  21. #else
  22. #define PIN_ATPORTSOURCE(pin) (gpio_port_source_type)((uint8_t)(((pin) & 0xF0u) >> 4))
  23. #define PIN_ATPINSOURCE(pin) (gpio_pins_source_type)((uint8_t)((pin) & 0xFu))
  24. #endif
  25. #define PIN_ATPORT(pin) ((gpio_type *)(GPIOA_BASE + (0x400u * PIN_PORT(pin))))
  26. #define PIN_ATPIN(pin) ((uint16_t)(1u << PIN_NO(pin)))
  27. #if defined(GPIOZ)
  28. #define __AT32_PORT_MAX 12u
  29. #elif defined(GPIOK)
  30. #define __AT32_PORT_MAX 11u
  31. #elif defined(GPIOJ)
  32. #define __AT32_PORT_MAX 10u
  33. #elif defined(GPIOI)
  34. #define __AT32_PORT_MAX 9u
  35. #elif defined(GPIOH)
  36. #define __AT32_PORT_MAX 8u
  37. #elif defined(GPIOG)
  38. #define __AT32_PORT_MAX 7u
  39. #elif defined(GPIOF)
  40. #define __AT32_PORT_MAX 6u
  41. #elif defined(GPIOE)
  42. #define __AT32_PORT_MAX 5u
  43. #elif defined(GPIOD)
  44. #define __AT32_PORT_MAX 4u
  45. #elif defined(GPIOC)
  46. #define __AT32_PORT_MAX 3u
  47. #elif defined(GPIOB)
  48. #define __AT32_PORT_MAX 2u
  49. #elif defined(GPIOA)
  50. #define __AT32_PORT_MAX 1u
  51. #else
  52. #define __AT32_PORT_MAX 0u
  53. #error Unsupported AT32 GPIO peripheral.
  54. #endif
  55. #define PIN_ATPORT_MAX __AT32_PORT_MAX
  56. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  57. static const struct pin_irq_map pin_irq_map[] =
  58. {
  59. {GPIO_PINS_0, EXINT_LINE_0, EXINT1_0_IRQn},
  60. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_0_IRQn},
  61. {GPIO_PINS_2, EXINT_LINE_2, EXINT3_2_IRQn},
  62. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_2_IRQn},
  63. {GPIO_PINS_4, EXINT_LINE_4, EXINT15_4_IRQn},
  64. {GPIO_PINS_5, EXINT_LINE_5, EXINT15_4_IRQn},
  65. {GPIO_PINS_6, EXINT_LINE_6, EXINT15_4_IRQn},
  66. {GPIO_PINS_7, EXINT_LINE_7, EXINT15_4_IRQn},
  67. {GPIO_PINS_8, EXINT_LINE_8, EXINT15_4_IRQn},
  68. {GPIO_PINS_9, EXINT_LINE_9, EXINT15_4_IRQn},
  69. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_4_IRQn},
  70. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_4_IRQn},
  71. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_4_IRQn},
  72. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_4_IRQn},
  73. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_4_IRQn},
  74. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_4_IRQn},
  75. };
  76. #else
  77. static const struct pin_irq_map pin_irq_map[] =
  78. {
  79. {GPIO_PINS_0, EXINT_LINE_0, EXINT0_IRQn},
  80. {GPIO_PINS_1, EXINT_LINE_1, EXINT1_IRQn},
  81. {GPIO_PINS_2, EXINT_LINE_2, EXINT2_IRQn},
  82. {GPIO_PINS_3, EXINT_LINE_3, EXINT3_IRQn},
  83. {GPIO_PINS_4, EXINT_LINE_4, EXINT4_IRQn},
  84. {GPIO_PINS_5, EXINT_LINE_5, EXINT9_5_IRQn},
  85. {GPIO_PINS_6, EXINT_LINE_6, EXINT9_5_IRQn},
  86. {GPIO_PINS_7, EXINT_LINE_7, EXINT9_5_IRQn},
  87. {GPIO_PINS_8, EXINT_LINE_8, EXINT9_5_IRQn},
  88. {GPIO_PINS_9, EXINT_LINE_9, EXINT9_5_IRQn},
  89. {GPIO_PINS_10, EXINT_LINE_10, EXINT15_10_IRQn},
  90. {GPIO_PINS_11, EXINT_LINE_11, EXINT15_10_IRQn},
  91. {GPIO_PINS_12, EXINT_LINE_12, EXINT15_10_IRQn},
  92. {GPIO_PINS_13, EXINT_LINE_13, EXINT15_10_IRQn},
  93. {GPIO_PINS_14, EXINT_LINE_14, EXINT15_10_IRQn},
  94. {GPIO_PINS_15, EXINT_LINE_15, EXINT15_10_IRQn},
  95. };
  96. #endif
  97. static struct rt_pin_irq_hdr pin_irq_handler_tab[] =
  98. {
  99. {-1, 0, RT_NULL, RT_NULL},
  100. {-1, 0, RT_NULL, RT_NULL},
  101. {-1, 0, RT_NULL, RT_NULL},
  102. {-1, 0, RT_NULL, RT_NULL},
  103. {-1, 0, RT_NULL, RT_NULL},
  104. {-1, 0, RT_NULL, RT_NULL},
  105. {-1, 0, RT_NULL, RT_NULL},
  106. {-1, 0, RT_NULL, RT_NULL},
  107. {-1, 0, RT_NULL, RT_NULL},
  108. {-1, 0, RT_NULL, RT_NULL},
  109. {-1, 0, RT_NULL, RT_NULL},
  110. {-1, 0, RT_NULL, RT_NULL},
  111. {-1, 0, RT_NULL, RT_NULL},
  112. {-1, 0, RT_NULL, RT_NULL},
  113. {-1, 0, RT_NULL, RT_NULL},
  114. {-1, 0, RT_NULL, RT_NULL},
  115. };
  116. static uint32_t pin_irq_enable_mask = 0;
  117. #define ITEM_NUM(items) sizeof(items) / sizeof(items[0])
  118. static rt_base_t at32_pin_get(const char *name)
  119. {
  120. rt_base_t pin = 0;
  121. int hw_port_num, hw_pin_num = 0;
  122. int i, name_len;
  123. name_len = rt_strlen(name);
  124. if ((name_len < 4) || (name_len >= 6))
  125. {
  126. return -RT_EINVAL;
  127. }
  128. if ((name[0] != 'P') || (name[2] != '.'))
  129. {
  130. return -RT_EINVAL;
  131. }
  132. if ((name[1] >= 'A') && (name[1] <= 'Z'))
  133. {
  134. hw_port_num = (int)(name[1] - 'A');
  135. }
  136. else
  137. {
  138. return -RT_EINVAL;
  139. }
  140. for (i = 3; i < name_len; i++)
  141. {
  142. hw_pin_num *= 10;
  143. hw_pin_num += name[i] - '0';
  144. }
  145. pin = PIN_NUM(hw_port_num, hw_pin_num);
  146. return pin;
  147. }
  148. static void at32_pin_write(rt_device_t dev, rt_base_t pin, rt_base_t value)
  149. {
  150. gpio_type *gpio_port;
  151. uint16_t gpio_pin;
  152. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  153. {
  154. gpio_port = PIN_ATPORT(pin);
  155. gpio_pin = PIN_ATPIN(pin);
  156. }
  157. else
  158. {
  159. return;
  160. }
  161. gpio_bits_write(gpio_port, gpio_pin, (confirm_state)value);
  162. }
  163. static int at32_pin_read(rt_device_t dev, rt_base_t pin)
  164. {
  165. gpio_type *gpio_port;
  166. uint16_t gpio_pin;
  167. int value;
  168. value = PIN_LOW;
  169. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  170. {
  171. gpio_port = PIN_ATPORT(pin);
  172. gpio_pin = PIN_ATPIN(pin);
  173. value = gpio_input_data_bit_read(gpio_port, gpio_pin);
  174. }
  175. return value;
  176. }
  177. static void at32_pin_mode(rt_device_t dev, rt_base_t pin, rt_base_t mode)
  178. {
  179. gpio_init_type gpio_init_struct;
  180. gpio_type *gpio_port;
  181. uint16_t gpio_pin;
  182. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  183. {
  184. gpio_port = PIN_ATPORT(pin);
  185. gpio_pin = PIN_ATPIN(pin);
  186. }
  187. else
  188. {
  189. return;
  190. }
  191. /* configure gpio_init_struct */
  192. gpio_default_para_init(&gpio_init_struct);
  193. gpio_init_struct.gpio_pins = gpio_pin;
  194. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  195. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  196. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  197. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  198. if (mode == PIN_MODE_OUTPUT)
  199. {
  200. /* output setting */
  201. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  202. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_PUSH_PULL;
  203. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  204. }
  205. else if (mode == PIN_MODE_INPUT)
  206. {
  207. /* input setting: not pull. */
  208. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  209. gpio_init_struct.gpio_pull = GPIO_PULL_NONE;
  210. }
  211. else if (mode == PIN_MODE_INPUT_PULLUP)
  212. {
  213. /* input setting: pull up. */
  214. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  215. gpio_init_struct.gpio_pull = GPIO_PULL_UP;
  216. }
  217. else if (mode == PIN_MODE_INPUT_PULLDOWN)
  218. {
  219. /* input setting: pull down. */
  220. gpio_init_struct.gpio_mode = GPIO_MODE_INPUT;
  221. gpio_init_struct.gpio_pull = GPIO_PULL_DOWN;
  222. }
  223. else if (mode == PIN_MODE_OUTPUT_OD)
  224. {
  225. /* output setting: od. */
  226. gpio_init_struct.gpio_mode = GPIO_MODE_OUTPUT;
  227. gpio_init_struct.gpio_out_type = GPIO_OUTPUT_OPEN_DRAIN;
  228. }
  229. gpio_init(gpio_port, &gpio_init_struct);
  230. }
  231. rt_inline rt_int32_t bit2bitno(rt_uint32_t bit)
  232. {
  233. int i;
  234. for (i = 0; i < 32; i++)
  235. {
  236. if ((0x01 << i) == bit)
  237. {
  238. return i;
  239. }
  240. }
  241. return -1;
  242. }
  243. rt_inline const struct pin_irq_map *get_pin_irq_map(uint32_t pinbit)
  244. {
  245. rt_int32_t mapindex = bit2bitno(pinbit);
  246. if (mapindex < 0 || mapindex >= ITEM_NUM(pin_irq_map))
  247. {
  248. return RT_NULL;
  249. }
  250. return &pin_irq_map[mapindex];
  251. };
  252. static rt_err_t at32_pin_attach_irq(struct rt_device *device, rt_int32_t pin,
  253. rt_uint32_t mode, void (*hdr)(void *args), void *args)
  254. {
  255. uint16_t gpio_pin;
  256. rt_base_t level;
  257. rt_int32_t irqindex = -1;
  258. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  259. {
  260. gpio_pin = PIN_ATPIN(pin);
  261. }
  262. else
  263. {
  264. return -RT_EINVAL;
  265. }
  266. irqindex = bit2bitno(gpio_pin);
  267. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  268. {
  269. return -RT_EINVAL;
  270. }
  271. level = rt_hw_interrupt_disable();
  272. if (pin_irq_handler_tab[irqindex].pin == pin &&
  273. pin_irq_handler_tab[irqindex].hdr == hdr &&
  274. pin_irq_handler_tab[irqindex].mode == mode &&
  275. pin_irq_handler_tab[irqindex].args == args)
  276. {
  277. rt_hw_interrupt_enable(level);
  278. return RT_EOK;
  279. }
  280. if (pin_irq_handler_tab[irqindex].pin != -1)
  281. {
  282. rt_hw_interrupt_enable(level);
  283. return -RT_EBUSY;
  284. }
  285. pin_irq_handler_tab[irqindex].pin = pin;
  286. pin_irq_handler_tab[irqindex].hdr = hdr;
  287. pin_irq_handler_tab[irqindex].mode = mode;
  288. pin_irq_handler_tab[irqindex].args = args;
  289. rt_hw_interrupt_enable(level);
  290. return RT_EOK;
  291. }
  292. static rt_err_t at32_pin_dettach_irq(struct rt_device *device, rt_int32_t pin)
  293. {
  294. uint16_t gpio_pin;
  295. rt_base_t level;
  296. rt_int32_t irqindex = -1;
  297. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  298. {
  299. gpio_pin = PIN_ATPIN(pin);
  300. }
  301. else
  302. {
  303. return -RT_EINVAL;
  304. }
  305. irqindex = bit2bitno(gpio_pin);
  306. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  307. {
  308. return -RT_EINVAL;
  309. }
  310. level = rt_hw_interrupt_disable();
  311. if (pin_irq_handler_tab[irqindex].pin == -1)
  312. {
  313. rt_hw_interrupt_enable(level);
  314. return RT_EOK;
  315. }
  316. pin_irq_handler_tab[irqindex].pin = -1;
  317. pin_irq_handler_tab[irqindex].hdr = RT_NULL;
  318. pin_irq_handler_tab[irqindex].mode = 0;
  319. pin_irq_handler_tab[irqindex].args = RT_NULL;
  320. rt_hw_interrupt_enable(level);
  321. return RT_EOK;
  322. }
  323. static rt_err_t at32_pin_irq_enable(struct rt_device *device, rt_base_t pin,
  324. rt_uint32_t enabled)
  325. {
  326. gpio_init_type gpio_init_struct;
  327. exint_init_type exint_init_struct;
  328. gpio_type *gpio_port;
  329. IRQn_Type irqn;
  330. uint16_t gpio_pin;
  331. const struct pin_irq_map *irqmap;
  332. rt_base_t level;
  333. rt_int32_t irqindex = -1;
  334. if (PIN_PORT(pin) < PIN_ATPORT_MAX)
  335. {
  336. gpio_port = PIN_ATPORT(pin);
  337. gpio_pin = PIN_ATPIN(pin);
  338. }
  339. else
  340. {
  341. return -RT_EINVAL;
  342. }
  343. if (enabled == PIN_IRQ_ENABLE)
  344. {
  345. irqindex = bit2bitno(gpio_pin);
  346. if (irqindex < 0 || irqindex >= ITEM_NUM(pin_irq_map))
  347. {
  348. return -RT_EINVAL;
  349. }
  350. level = rt_hw_interrupt_disable();
  351. if (pin_irq_handler_tab[irqindex].pin == -1)
  352. {
  353. rt_hw_interrupt_enable(level);
  354. return -RT_EINVAL;
  355. }
  356. irqmap = &pin_irq_map[irqindex];
  357. /* configure gpio_init_struct */
  358. gpio_default_para_init(&gpio_init_struct);
  359. exint_default_para_init(&exint_init_struct);
  360. gpio_init_struct.gpio_pins = irqmap->pinbit;
  361. gpio_init_struct.gpio_drive_strength = GPIO_DRIVE_STRENGTH_STRONGER;
  362. exint_init_struct.line_select = irqmap->pinbit;
  363. exint_init_struct.line_mode = EXINT_LINE_INTERRUPUT;
  364. exint_init_struct.line_enable = TRUE;
  365. switch (pin_irq_handler_tab[irqindex].mode)
  366. {
  367. case PIN_IRQ_MODE_RISING:
  368. exint_init_struct.line_polarity = EXINT_TRIGGER_RISING_EDGE;
  369. break;
  370. case PIN_IRQ_MODE_FALLING:
  371. exint_init_struct.line_polarity = EXINT_TRIGGER_FALLING_EDGE;
  372. break;
  373. case PIN_IRQ_MODE_RISING_FALLING:
  374. exint_init_struct.line_polarity = EXINT_TRIGGER_BOTH_EDGE;
  375. break;
  376. }
  377. gpio_init(gpio_port, &gpio_init_struct);
  378. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  379. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  380. scfg_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  381. #else
  382. gpio_exint_line_config(PIN_ATPORTSOURCE(pin), PIN_ATPINSOURCE(pin));
  383. #endif
  384. exint_init(&exint_init_struct);
  385. nvic_irq_enable(irqmap->irqno, 5, 0);
  386. pin_irq_enable_mask |= irqmap->pinbit;
  387. rt_hw_interrupt_enable(level);
  388. }
  389. else if (enabled == PIN_IRQ_DISABLE)
  390. {
  391. irqmap = get_pin_irq_map(gpio_pin);
  392. if (irqmap == RT_NULL)
  393. {
  394. return -RT_EINVAL;
  395. }
  396. level = rt_hw_interrupt_disable();
  397. pin_irq_enable_mask &= ~irqmap->pinbit;
  398. if ((irqmap->pinbit >= GPIO_PINS_5) && (irqmap->pinbit <= GPIO_PINS_9))
  399. {
  400. if (!(pin_irq_enable_mask & (GPIO_PINS_5 | GPIO_PINS_6 | GPIO_PINS_7 | GPIO_PINS_8 | GPIO_PINS_9)))
  401. {
  402. irqn = irqmap->irqno;
  403. }
  404. }
  405. else if ((irqmap->pinbit >= GPIO_PINS_10) && (irqmap->pinbit <= GPIO_PINS_15))
  406. {
  407. if (!(pin_irq_enable_mask & (GPIO_PINS_10 | GPIO_PINS_11 | GPIO_PINS_12 | GPIO_PINS_13 | GPIO_PINS_14 | GPIO_PINS_15)))
  408. {
  409. irqn = irqmap->irqno;
  410. }
  411. }
  412. else
  413. {
  414. irqn = irqmap->irqno;
  415. }
  416. nvic_irq_disable(irqn);
  417. rt_hw_interrupt_enable(level);
  418. }
  419. else
  420. {
  421. return -RT_EINVAL;
  422. }
  423. return RT_EOK;
  424. }
  425. const static struct rt_pin_ops _at32_pin_ops =
  426. {
  427. at32_pin_mode,
  428. at32_pin_write,
  429. at32_pin_read,
  430. at32_pin_attach_irq,
  431. at32_pin_dettach_irq,
  432. at32_pin_irq_enable,
  433. at32_pin_get,
  434. };
  435. rt_inline void pin_irq_handler(int irqno)
  436. {
  437. exint_flag_clear(pin_irq_map[irqno].lineno);
  438. if (pin_irq_handler_tab[irqno].hdr)
  439. {
  440. pin_irq_handler_tab[irqno].hdr(pin_irq_handler_tab[irqno].args);
  441. }
  442. }
  443. void gpio_exint_handler(uint16_t GPIO_Pin)
  444. {
  445. pin_irq_handler(bit2bitno(GPIO_Pin));
  446. }
  447. #if defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  448. void EXINT1_0_IRQHandler(void)
  449. {
  450. rt_interrupt_enter();
  451. if (RESET != exint_flag_get(EXINT_LINE_0))
  452. {
  453. gpio_exint_handler(GPIO_PINS_0);
  454. }
  455. if (RESET != exint_flag_get(EXINT_LINE_1))
  456. {
  457. gpio_exint_handler(GPIO_PINS_1);
  458. }
  459. rt_interrupt_leave();
  460. }
  461. void EXINT3_2_IRQHandler(void)
  462. {
  463. rt_interrupt_enter();
  464. if (RESET != exint_flag_get(EXINT_LINE_2))
  465. {
  466. gpio_exint_handler(GPIO_PINS_2);
  467. }
  468. if (RESET != exint_flag_get(EXINT_LINE_3))
  469. {
  470. gpio_exint_handler(GPIO_PINS_3);
  471. }
  472. rt_interrupt_leave();
  473. }
  474. void EXINT15_4_IRQHandler(void)
  475. {
  476. rt_interrupt_enter();
  477. if (RESET != exint_flag_get(EXINT_LINE_4))
  478. {
  479. gpio_exint_handler(GPIO_PINS_4);
  480. }
  481. if (RESET != exint_flag_get(EXINT_LINE_5))
  482. {
  483. gpio_exint_handler(GPIO_PINS_5);
  484. }
  485. if (RESET != exint_flag_get(EXINT_LINE_6))
  486. {
  487. gpio_exint_handler(GPIO_PINS_6);
  488. }
  489. if (RESET != exint_flag_get(EXINT_LINE_7))
  490. {
  491. gpio_exint_handler(GPIO_PINS_7);
  492. }
  493. if (RESET != exint_flag_get(EXINT_LINE_8))
  494. {
  495. gpio_exint_handler(GPIO_PINS_8);
  496. }
  497. if (RESET != exint_flag_get(EXINT_LINE_9))
  498. {
  499. gpio_exint_handler(GPIO_PINS_9);
  500. }
  501. if (RESET != exint_flag_get(EXINT_LINE_10))
  502. {
  503. gpio_exint_handler(GPIO_PINS_10);
  504. }
  505. if (RESET != exint_flag_get(EXINT_LINE_11))
  506. {
  507. gpio_exint_handler(GPIO_PINS_11);
  508. }
  509. if (RESET != exint_flag_get(EXINT_LINE_12))
  510. {
  511. gpio_exint_handler(GPIO_PINS_12);
  512. }
  513. if (RESET != exint_flag_get(EXINT_LINE_13))
  514. {
  515. gpio_exint_handler(GPIO_PINS_13);
  516. }
  517. if (RESET != exint_flag_get(EXINT_LINE_14))
  518. {
  519. gpio_exint_handler(GPIO_PINS_14);
  520. }
  521. if (RESET != exint_flag_get(EXINT_LINE_15))
  522. {
  523. gpio_exint_handler(GPIO_PINS_15);
  524. }
  525. rt_interrupt_leave();
  526. }
  527. #else
  528. void EXINT0_IRQHandler(void)
  529. {
  530. rt_interrupt_enter();
  531. gpio_exint_handler(GPIO_PINS_0);
  532. rt_interrupt_leave();
  533. }
  534. void EXINT1_IRQHandler(void)
  535. {
  536. rt_interrupt_enter();
  537. gpio_exint_handler(GPIO_PINS_1);
  538. rt_interrupt_leave();
  539. }
  540. void EXINT2_IRQHandler(void)
  541. {
  542. rt_interrupt_enter();
  543. gpio_exint_handler(GPIO_PINS_2);
  544. rt_interrupt_leave();
  545. }
  546. void EXINT3_IRQHandler(void)
  547. {
  548. rt_interrupt_enter();
  549. gpio_exint_handler(GPIO_PINS_3);
  550. rt_interrupt_leave();
  551. }
  552. void EXINT4_IRQHandler(void)
  553. {
  554. rt_interrupt_enter();
  555. gpio_exint_handler(GPIO_PINS_4);
  556. rt_interrupt_leave();
  557. }
  558. void EXINT9_5_IRQHandler(void)
  559. {
  560. rt_interrupt_enter();
  561. if (RESET != exint_flag_get(EXINT_LINE_5))
  562. {
  563. gpio_exint_handler(GPIO_PINS_5);
  564. }
  565. if (RESET != exint_flag_get(EXINT_LINE_6))
  566. {
  567. gpio_exint_handler(GPIO_PINS_6);
  568. }
  569. if (RESET != exint_flag_get(EXINT_LINE_7))
  570. {
  571. gpio_exint_handler(GPIO_PINS_7);
  572. }
  573. if (RESET != exint_flag_get(EXINT_LINE_8))
  574. {
  575. gpio_exint_handler(GPIO_PINS_8);
  576. }
  577. if (RESET != exint_flag_get(EXINT_LINE_9))
  578. {
  579. gpio_exint_handler(GPIO_PINS_9);
  580. }
  581. rt_interrupt_leave();
  582. }
  583. void EXINT15_10_IRQHandler(void)
  584. {
  585. rt_interrupt_enter();
  586. if (RESET != exint_flag_get(EXINT_LINE_10))
  587. {
  588. gpio_exint_handler(GPIO_PINS_10);
  589. }
  590. if (RESET != exint_flag_get(EXINT_LINE_11))
  591. {
  592. gpio_exint_handler(GPIO_PINS_11);
  593. }
  594. if (RESET != exint_flag_get(EXINT_LINE_12))
  595. {
  596. gpio_exint_handler(GPIO_PINS_12);
  597. }
  598. if (RESET != exint_flag_get(EXINT_LINE_13))
  599. {
  600. gpio_exint_handler(GPIO_PINS_13);
  601. }
  602. if (RESET != exint_flag_get(EXINT_LINE_14))
  603. {
  604. gpio_exint_handler(GPIO_PINS_14);
  605. }
  606. if (RESET != exint_flag_get(EXINT_LINE_15))
  607. {
  608. gpio_exint_handler(GPIO_PINS_15);
  609. }
  610. rt_interrupt_leave();
  611. }
  612. #endif
  613. int rt_hw_pin_init(void)
  614. {
  615. #ifdef GPIOA
  616. crm_periph_clock_enable(CRM_GPIOA_PERIPH_CLOCK, TRUE);
  617. #endif
  618. #ifdef GPIOB
  619. crm_periph_clock_enable(CRM_GPIOB_PERIPH_CLOCK, TRUE);
  620. #endif
  621. #ifdef GPIOC
  622. crm_periph_clock_enable(CRM_GPIOC_PERIPH_CLOCK, TRUE);
  623. #endif
  624. #ifdef GPIOD
  625. crm_periph_clock_enable(CRM_GPIOD_PERIPH_CLOCK, TRUE);
  626. #endif
  627. #ifdef GPIOE
  628. crm_periph_clock_enable(CRM_GPIOE_PERIPH_CLOCK, TRUE);
  629. #endif
  630. #ifdef GPIOF
  631. crm_periph_clock_enable(CRM_GPIOF_PERIPH_CLOCK, TRUE);
  632. #endif
  633. #ifdef GPIOG
  634. crm_periph_clock_enable(CRM_GPIOG_PERIPH_CLOCK, TRUE);
  635. #endif
  636. #ifdef GPIOH
  637. crm_periph_clock_enable(CRM_GPIOH_PERIPH_CLOCK, TRUE);
  638. #endif
  639. #if defined (SOC_SERIES_AT32F435) || defined (SOC_SERIES_AT32F437) || \
  640. defined (SOC_SERIES_AT32F421) || defined (SOC_SERIES_AT32F425)
  641. crm_periph_clock_enable(CRM_SCFG_PERIPH_CLOCK, TRUE);
  642. #else
  643. crm_periph_clock_enable(CRM_IOMUX_PERIPH_CLOCK, TRUE);
  644. #endif
  645. return rt_device_pin_register("pin", &_at32_pin_ops, RT_NULL);
  646. }
  647. INIT_BOARD_EXPORT(rt_hw_pin_init);
  648. #endif /* RT_USING_PIN */