drv_gpio.c 10 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439
  1. /*
  2. * Copyright (c) 2006-2021, RT-Thread Development Team
  3. *
  4. * SPDX-License-Identifier: Apache-2.0
  5. *
  6. * Change Logs:
  7. * Date Author Notes
  8. * 2020-04-16 bigmagic first version
  9. * 2020-06-16 bigmagic add gpio irq
  10. */
  11. #include "drv_gpio.h"
  12. #ifdef BSP_USING_PIN
  13. /*
  14. * gpio_int[0] for BANK0 (pins 0-27)
  15. * gpio_int[1] for BANK1 (pins 28-45)
  16. * gpio_int[2] for BANK2 (pins 46-53)
  17. */
  18. static struct gpio_irq_def _g_gpio_irq_tbl[GPIO_IRQ_NUM];
  19. uint32_t raspi_get_pin_state(uint32_t fselnum)
  20. {
  21. uint32_t gpfsel = 0;
  22. switch (fselnum)
  23. {
  24. case 0:
  25. gpfsel = GPIO_REG_GPFSEL0(GPIO_BASE);
  26. break;
  27. case 1:
  28. gpfsel = GPIO_REG_GPFSEL1(GPIO_BASE);
  29. break;
  30. case 2:
  31. gpfsel = GPIO_REG_GPFSEL2(GPIO_BASE);
  32. break;
  33. case 3:
  34. gpfsel = GPIO_REG_GPFSEL3(GPIO_BASE);
  35. break;
  36. case 4:
  37. gpfsel = GPIO_REG_GPFSEL4(GPIO_BASE);
  38. break;
  39. case 5:
  40. gpfsel = GPIO_REG_GPFSEL5(GPIO_BASE);
  41. break;
  42. default:
  43. break;
  44. }
  45. return gpfsel;
  46. }
  47. void raspi_set_pin_state(uint32_t fselnum, uint32_t gpfsel)
  48. {
  49. switch (fselnum)
  50. {
  51. case 0:
  52. GPIO_REG_GPFSEL0(GPIO_BASE) = gpfsel;
  53. break;
  54. case 1:
  55. GPIO_REG_GPFSEL1(GPIO_BASE) = gpfsel;
  56. break;
  57. case 2:
  58. GPIO_REG_GPFSEL2(GPIO_BASE) = gpfsel;
  59. break;
  60. case 3:
  61. GPIO_REG_GPFSEL3(GPIO_BASE) = gpfsel;
  62. break;
  63. case 4:
  64. GPIO_REG_GPFSEL4(GPIO_BASE) = gpfsel;
  65. break;
  66. case 5:
  67. GPIO_REG_GPFSEL5(GPIO_BASE) = gpfsel;
  68. break;
  69. default:
  70. break;
  71. }
  72. }
  73. static void gpio_set_pud(GPIO_PIN pin, GPIO_PUPD_FUNC mode)
  74. {
  75. uint32_t fselnum = pin / 16;
  76. uint32_t fselrest = pin % 16;
  77. uint32_t reg_value = 0;
  78. switch (fselnum)
  79. {
  80. case 0:
  81. reg_value = GPIO_PUP_PDN_CNTRL_REG0(GPIO_BASE);
  82. GPIO_PUP_PDN_CNTRL_REG0(GPIO_BASE) = (reg_value | (mode << (fselrest*2)));
  83. break;
  84. case 1:
  85. reg_value = GPIO_PUP_PDN_CNTRL_REG1(GPIO_BASE);
  86. GPIO_PUP_PDN_CNTRL_REG1(GPIO_BASE) = (reg_value | (mode << (fselrest*2)));
  87. break;
  88. case 2:
  89. reg_value = GPIO_PUP_PDN_CNTRL_REG2(GPIO_BASE);
  90. GPIO_PUP_PDN_CNTRL_REG2(GPIO_BASE) = (reg_value | (mode << (fselrest*2)));
  91. break;
  92. case 3:
  93. reg_value = GPIO_PUP_PDN_CNTRL_REG3(GPIO_BASE);
  94. GPIO_PUP_PDN_CNTRL_REG3(GPIO_BASE) = (reg_value | (mode << (fselrest*2)));
  95. break;
  96. default:
  97. break;
  98. }
  99. }
  100. void prev_raspi_pin_mode(GPIO_PIN pin, GPIO_FUNC mode)
  101. {
  102. uint32_t fselnum = pin / 10;
  103. uint32_t fselrest = pin % 10;
  104. uint32_t gpfsel = 0;
  105. gpfsel = raspi_get_pin_state(fselnum);
  106. gpfsel &= ~((uint32_t)(0x07 << (fselrest * 3)));
  107. gpfsel |= (uint32_t)(mode << (fselrest * 3));
  108. raspi_set_pin_state(fselnum, gpfsel);
  109. }
  110. void prev_raspi_pin_write(GPIO_PIN pin, int pin_value)
  111. {
  112. uint32_t num = pin / 32;
  113. if(num == 0)
  114. {
  115. if(pin_value == 1)
  116. {
  117. GPIO_REG_GPSET0(GPIO_BASE) = 1 << (pin % 32);
  118. }
  119. else
  120. {
  121. GPIO_REG_GPCLR0(GPIO_BASE) = 1 << (pin % 32);
  122. }
  123. }
  124. else
  125. {
  126. if(pin_value == 1)
  127. {
  128. GPIO_REG_GPSET1(GPIO_BASE) = 1 << (pin % 32);
  129. }
  130. else
  131. {
  132. GPIO_REG_GPCLR1(GPIO_BASE) = 1 << (pin % 32);
  133. }
  134. }
  135. }
  136. static void raspi_pin_mode(struct rt_device *dev, rt_base_t pin, rt_uint8_t mode)
  137. {
  138. GPIO_FUNC raspi_mode = OUTPUT;
  139. switch (mode)
  140. {
  141. case PIN_MODE_OUTPUT:
  142. raspi_mode = OUTPUT;
  143. break;
  144. case PIN_MODE_INPUT:
  145. raspi_mode = INPUT;
  146. break;
  147. case PIN_MODE_INPUT_PULLUP:
  148. gpio_set_pud(pin, RASPI_PULL_UP);
  149. raspi_mode = INPUT;
  150. break;
  151. case PIN_MODE_INPUT_PULLDOWN:
  152. gpio_set_pud(pin, RASPI_PULL_DOWN);
  153. raspi_mode = INPUT;
  154. break;
  155. case PIN_MODE_OUTPUT_OD:
  156. raspi_mode = OUTPUT;
  157. break;
  158. }
  159. prev_raspi_pin_mode((GPIO_PIN)pin, raspi_mode);
  160. }
  161. static void raspi_pin_write(struct rt_device *dev, rt_base_t pin, rt_uint8_t value)
  162. {
  163. prev_raspi_pin_write(pin, value);
  164. }
  165. static rt_ssize_t raspi_pin_read(struct rt_device *device, rt_base_t pin)
  166. {
  167. uint32_t num = pin / 32;
  168. rt_ssize_t pin_level = 0;
  169. if(num == 0)
  170. {
  171. if(GPIO_REG_GPLEV0(GPIO_BASE) & (1 << pin))
  172. {
  173. pin_level = 1;
  174. }
  175. else
  176. {
  177. pin_level = 0;
  178. }
  179. }
  180. else
  181. {
  182. if(GPIO_REG_GPLEV1(GPIO_BASE) & (1 << pin))
  183. {
  184. pin_level = 1;
  185. }
  186. else
  187. {
  188. pin_level = 0;
  189. }
  190. }
  191. return pin_level;
  192. }
  193. static rt_err_t raspi_pin_attach_irq(struct rt_device *device, rt_base_t pin, rt_uint8_t mode, void (*hdr)(void *args), void *args)
  194. {
  195. rt_uint8_t index;
  196. rt_uint32_t reg_value;
  197. if (pin <= 27)
  198. index = 0;
  199. else if (pin <= 45)
  200. index = 1;
  201. else
  202. index = 2;
  203. _g_gpio_irq_tbl[index].irq_cb[pin] = hdr;
  204. _g_gpio_irq_tbl[index].irq_arg[pin] = args;
  205. _g_gpio_irq_tbl[index].irq_type[pin] = mode;
  206. rt_uint8_t shift = pin % 32;
  207. rt_uint8_t pin_num = pin / 32;
  208. rt_uint32_t mask = 1 << shift;
  209. switch (mode)
  210. {
  211. case PIN_IRQ_MODE_RISING:
  212. if(pin_num == 0)
  213. {
  214. reg_value = GPIO_REG_GPREN0(GPIO_BASE);
  215. GPIO_REG_GPREN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  216. }
  217. else
  218. {
  219. reg_value = GPIO_REG_GPREN1(GPIO_BASE);
  220. GPIO_REG_GPREN1(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  221. }
  222. break;
  223. case PIN_IRQ_MODE_FALLING:
  224. if(pin_num == 0)
  225. {
  226. reg_value = GPIO_REG_GPFEN0(GPIO_BASE);
  227. GPIO_REG_GPFEN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  228. }
  229. else
  230. {
  231. reg_value = GPIO_REG_GPFEN1(GPIO_BASE);
  232. GPIO_REG_GPFEN1(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  233. }
  234. break;
  235. case PIN_IRQ_MODE_RISING_FALLING:
  236. if(pin_num == 0)
  237. {
  238. reg_value = GPIO_REG_GPAREN0(GPIO_BASE);
  239. GPIO_REG_GPAREN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  240. reg_value = GPIO_REG_GPFEN0(GPIO_BASE);
  241. GPIO_REG_GPFEN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  242. }
  243. else
  244. {
  245. reg_value = GPIO_REG_GPAREN1(GPIO_BASE);
  246. GPIO_REG_GPAREN1(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  247. reg_value = GPIO_REG_GPFEN1(GPIO_BASE);
  248. GPIO_REG_GPFEN1(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  249. }
  250. break;
  251. case PIN_IRQ_MODE_HIGH_LEVEL:
  252. if(pin_num == 0)
  253. {
  254. reg_value = GPIO_REG_GPHEN0(GPIO_BASE);
  255. GPIO_REG_GPHEN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  256. }
  257. else
  258. {
  259. reg_value = GPIO_REG_GPHEN1(GPIO_BASE);
  260. GPIO_REG_GPHEN1(GPIO_BASE) = (reg_value & ~ mask) | ( mask);
  261. }
  262. break;
  263. case PIN_IRQ_MODE_LOW_LEVEL:
  264. if(pin_num == 0)
  265. {
  266. reg_value = GPIO_REG_GPLEN0(GPIO_BASE);
  267. GPIO_REG_GPLEN0(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  268. }
  269. else
  270. {
  271. reg_value = GPIO_REG_GPLEN1(GPIO_BASE);
  272. GPIO_REG_GPLEN1(GPIO_BASE) = (reg_value & ~ mask) | (mask);
  273. }
  274. break;
  275. }
  276. return RT_EOK;
  277. }
  278. static rt_err_t raspi_pin_detach_irq(struct rt_device *device, rt_base_t pin)
  279. {
  280. rt_uint8_t index;
  281. if (pin <= 27)
  282. index = 0;
  283. else if (pin <= 45)
  284. index = 1;
  285. else
  286. index = 2;
  287. _g_gpio_irq_tbl[index].irq_cb[pin] = RT_NULL;
  288. _g_gpio_irq_tbl[index].irq_arg[pin] = RT_NULL;
  289. _g_gpio_irq_tbl[index].irq_type[pin] = RT_NULL;
  290. _g_gpio_irq_tbl[index].state[pin] = RT_NULL;
  291. return RT_EOK;
  292. }
  293. rt_err_t raspi_pin_irq_enable(struct rt_device *device, rt_base_t pin, rt_uint8_t enabled)
  294. {
  295. rt_uint8_t index;
  296. if (pin <= 27)
  297. index = 0;
  298. else if (pin <= 45)
  299. index = 1;
  300. else
  301. index = 2;
  302. if (enabled)
  303. _g_gpio_irq_tbl[index].state[pin] = 1;
  304. else
  305. _g_gpio_irq_tbl[index].state[pin] = 0;
  306. return RT_EOK;
  307. }
  308. static const struct rt_pin_ops ops =
  309. {
  310. raspi_pin_mode,
  311. raspi_pin_write,
  312. raspi_pin_read,
  313. raspi_pin_attach_irq,
  314. raspi_pin_detach_irq,
  315. raspi_pin_irq_enable,
  316. RT_NULL,
  317. };
  318. static void gpio_irq_handler(int irq, void *param)
  319. {
  320. struct gpio_irq_def *irq_def = (struct gpio_irq_def *)param;
  321. rt_uint32_t pin;
  322. rt_uint32_t value;
  323. rt_uint32_t tmpvalue;
  324. if(irq == IRQ_GPIO0)
  325. {
  326. /* 0~27 */
  327. value = GPIO_REG_GPEDS0(GPIO_BASE);
  328. value &= 0x0fffffff;
  329. pin = 0;
  330. GPIO_REG_GPEDS0(GPIO_BASE) = value;
  331. }
  332. else if(irq == IRQ_GPIO1)
  333. {
  334. /* 28-45 */
  335. tmpvalue = GPIO_REG_GPEDS0(GPIO_BASE);
  336. tmpvalue &= (~0x0fffffff);
  337. GPIO_REG_GPEDS0(GPIO_BASE) = tmpvalue;
  338. value = GPIO_REG_GPEDS1(GPIO_BASE);
  339. value &= 0x3fff;
  340. GPIO_REG_GPEDS1(GPIO_BASE) = value;
  341. value = (value) | tmpvalue;
  342. pin = 28;
  343. }
  344. else if (irq == IRQ_GPIO2)
  345. {
  346. /* 46-53 */
  347. value = GPIO_REG_GPEDS1(GPIO_BASE);
  348. value &= (~0x3fff);
  349. GPIO_REG_GPEDS1(GPIO_BASE) = value;
  350. pin = 46;
  351. }
  352. while (value)
  353. {
  354. if ((value & 0x1) && (irq_def->irq_cb[pin] != RT_NULL))
  355. {
  356. if(irq_def->state[pin])
  357. {
  358. irq_def->irq_cb[pin](irq_def->irq_arg[pin]);
  359. }
  360. }
  361. pin++;
  362. value = value >> 1;
  363. }
  364. }
  365. #endif
  366. int rt_hw_gpio_init(void)
  367. {
  368. #ifdef BSP_USING_PIN
  369. rt_device_pin_register("gpio", &ops, RT_NULL);
  370. //disable all intr
  371. GPIO_REG_GPEDS0(GPIO_BASE) = 0xffffffff;
  372. GPIO_REG_GPEDS1(GPIO_BASE) = 0xffffffff;
  373. GPIO_REG_GPREN0(GPIO_BASE) = 0x0;
  374. GPIO_REG_GPREN1(GPIO_BASE) = 0x0;
  375. GPIO_REG_GPFEN0(GPIO_BASE) = 0x0;
  376. GPIO_REG_GPFEN1(GPIO_BASE) = 0x0;
  377. GPIO_REG_GPHEN0(GPIO_BASE) = 0x0;
  378. GPIO_REG_GPHEN1(GPIO_BASE) = 0x0;
  379. GPIO_REG_GPAREN0(GPIO_BASE) = 0x0;
  380. GPIO_REG_GPAREN1(GPIO_BASE) = 0x0;
  381. GPIO_REG_GPAFEN0(GPIO_BASE) = 0x0;
  382. GPIO_REG_GPAFEN0(GPIO_BASE) = 0x0;
  383. rt_hw_interrupt_install(IRQ_GPIO0, gpio_irq_handler, &_g_gpio_irq_tbl[0], "gpio0_irq");
  384. rt_hw_interrupt_umask(IRQ_GPIO0);
  385. rt_hw_interrupt_install(IRQ_GPIO1, gpio_irq_handler, &_g_gpio_irq_tbl[1], "gpio1_irq");
  386. rt_hw_interrupt_umask(IRQ_GPIO1);
  387. rt_hw_interrupt_install(IRQ_GPIO2, gpio_irq_handler, &_g_gpio_irq_tbl[2], "gpio2_irq");
  388. rt_hw_interrupt_umask(IRQ_GPIO2);
  389. #endif
  390. return 0;
  391. }
  392. INIT_DEVICE_EXPORT(rt_hw_gpio_init);