interrupt.h 2.2 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950
  1. /*
  2. * File : interrupt.h
  3. * This file is part of RT-Thread RTOS
  4. * COPYRIGHT (C) 2011, RT-Thread Development Team
  5. *
  6. * The license and distribution terms for this file may be
  7. * found in the file LICENSE in this distribution or at
  8. * http://www.rt-thread.org/license/LICENSE
  9. *
  10. * Change Logs:
  11. * Date Author Notes
  12. * 2013-07-06 Bernard first version
  13. */
  14. #ifndef __INTERRUPT_H__
  15. #define __INTERRUPT_H__
  16. #define INT_IRQ 0x00
  17. #define INT_FIQ 0x01
  18. #define INTC_REVISION(hw_base) REG32((hw_base) + 0x0)
  19. #define INTC_SYSCONFIG(hw_base) REG32((hw_base) + 0x10)
  20. #define INTC_SYSSTATUS(hw_base) REG32((hw_base) + 0x14)
  21. #define INTC_SIR_IRQ(hw_base) REG32((hw_base) + 0x40)
  22. #define INTC_SIR_FIQ(hw_base) REG32((hw_base) + 0x44)
  23. #define INTC_CONTROL(hw_base) REG32((hw_base) + 0x48)
  24. #define INTC_PROTECTION(hw_base) REG32((hw_base) + 0x4c)
  25. #define INTC_IDLE(hw_base) REG32((hw_base) + 0x50)
  26. #define INTC_IRQ_PRIORITY(hw_base) REG32((hw_base) + 0x60)
  27. #define INTC_FIQ_PRIORITY(hw_base) REG32((hw_base) + 0x64)
  28. #define INTC_THRESHOLD(hw_base) REG32((hw_base) + 0x68)
  29. #define INTC_SICR(hw_base) REG32((hw_base) + 0x6c)
  30. #define INTC_SCR(hw_base, n) REG32((hw_base) + 0x70 + ((n) * 0x04))
  31. #define INTC_ITR(hw_base, n) REG32((hw_base) + 0x80 + ((n) * 0x20))
  32. #define INTC_MIR(hw_base, n) REG32((hw_base) + 0x84 + ((n) * 0x20))
  33. #define INTC_MIR_CLEAR(hw_base, n) REG32((hw_base) + 0x88 + ((n) * 0x20))
  34. #define INTC_MIR_SET(hw_base, n) REG32((hw_base) + 0x8c + ((n) * 0x20))
  35. #define INTC_ISR_SET(hw_base, n) REG32((hw_base) + 0x90 + ((n) * 0x20))
  36. #define INTC_ISR_CLEAR(hw_base, n) REG32((hw_base) + 0x94 + ((n) * 0x20))
  37. #define INTC_PENDING_IRQ(hw_base, n) REG32((hw_base) + 0x98 + ((n) * 0x20))
  38. #define INTC_PENDING_FIQ(hw_base, n) REG32((hw_base) + 0x9c + ((n) * 0x20))
  39. #define INTC_ILR(hw_base, n) REG32((hw_base) + 0x100 + ((n) * 0x04))
  40. void rt_hw_interrupt_control(int vector, int priority, int route);
  41. int rt_hw_interrupt_get_active(int fiq_irq);
  42. void rt_hw_interrupt_ack(int fiq_irq);
  43. void rt_hw_interrupt_trigger(int vector);
  44. void rt_hw_interrupt_clear(int vector);
  45. #endif